Presentation is loading. Please wait.

Presentation is loading. Please wait.

디지털회로설계 16. 동기식 카운터.

Similar presentations


Presentation on theme: "디지털회로설계 16. 동기식 카운터."— Presentation transcript:

1 디지털회로설계 16. 동기식 카운터

2 3. 동기식 카운터 - 동작속도가 빠르지만 설계과정 복잡 동기식 10진 카운터 설계 1) 계수표 2) 전이표
3. 동기식 카운터 - 동작속도가 빠르지만 설계과정 복잡 동기식 10진 카운터 설계 1) 계수표 2) 전이표 3) 여기표 및 회로도 - A 단의 여기표, 간략화 및 회로도 - B 단의 여기표, 간략화 및 회로도 - C 단의 여기표, 간략화 및 회로도 - D 단의 여기표, 간략화 및 회로도

3 (1) 동기식 10진 카운터 설계: 계수표 입력 출력 CLK D C B A 1 2 3 4 5 6 7 8 9

4 (1) 동기식 10진 카운터 설계: 전이표 계수 현재상태 다음상태 Dt Ct Bt At D(t+1) C(t+1) B(t+1)
1 2 3 4 5 6 7 8 9

5 (1) 동기식 10진 카운터 설계: A단 여기표 계수 At A(t+1) JA KA 1 d 2 3 4 5 6 7 8 9

6 (1) 동기식 10진 카운터 설계: B단 여기표 계수 Bt B(t+1) JB KB d 1 2 3 4 5 6 7 8 9

7

8 (1) 동기식 10진 카운터 설계: C단 여기표 계수 Ct C(t+1) JC KC d 1 2 3 4 5 6 7 8 9

9 (1) 동기식 10진 카운터 설계: D단 여기표 계수 Dt D(t+1) JD KD d 1 2 3 4 5 6 7 8 9

10

11 4.(1) JK플립플롭을 이용한 5진 카운터 계수표 입력 출 력 CLK C B A 1 2 3 4

12 4.(1) JK플립플롭을 이용한 5진 카운터 전이표 계수 현재상태 다음상태 Ct Bt At C(t+1) B(t+1)
 현재상태 다음상태  Ct Bt At C(t+1) B(t+1) A(t+1) 1 2 3 4

13

14 5.(1) 동기식 8진 카운터 설계: 계수표 입력 출 력 CLK C B A 1 2 3 4 5 6 7

15 5.(1) 동기식 8진 카운터 설계: 전이표 계수 현재상태 다음상태 Ct Bt At C(t+1) B(t+1) A(t+1) 1
1 2 3 4 5 6 7

16 5.(1) 동기식 8진 카운터 설계: A단여기표 계수 At A(t+1) JA KA 1 d 2 3 4 5 6 7

17 5.(1) 동기식 8진 카운터 설계: B단여기표 계수 B Bt+1) JB KB d 1 2 3 4 5 6 7

18 5.(1) 동기식 8진 카운터 설계: C단여기표 계수 Ct C(t+1) JC KC d 1 2 3 4 5 6 7

19

20 6.(1) 특성방정식 이용 D플립플롭 5진 카운터 계수표
입력 출 력 CLK C B A 1 2 3 4

21 4.(1) JK플립플롭을 이용한 5진 카운터 전이표 계수 현재상태 다음상태 Ct Bt At C(t+1) B(t+1)
 현재상태 다음상태  Ct Bt At C(t+1) B(t+1) A(t+1) 1 2 3 4

22


Download ppt "디지털회로설계 16. 동기식 카운터."

Similar presentations


Ads by Google