Presentation is loading. Please wait.

Presentation is loading. Please wait.

디지털시스템설계 과목 담당교수 : 원 충 상 한국교통대학교 컴퓨터공학과

Similar presentations


Presentation on theme: "디지털시스템설계 과목 담당교수 : 원 충 상 한국교통대학교 컴퓨터공학과"— Presentation transcript:

1 디지털시스템설계 과목 담당교수 : 원 충 상 한국교통대학교 컴퓨터공학과
PLD에 의한 논리회로 설계 디지털시스템설계 과목 담당교수 : 원 충 상 한국교통대학교 컴퓨터공학과

2 PLD 의 개요 (Programmable Logic Devices)
● 논리기능(AND, OR, NAND, NOR, NOT, Ex-OR, D-FF, RS-FF, T-FF, JK-FF)을 직접 만들어 쓸 수 있는 커스텀(custom) 논리소자 ● PCB상에 존재하는 논리회로를 현저히 감소시킬 수 있다. ● 회로의 보안 및 소프트웨어 제어를 하드웨어로 제어함으로써 제어 속도를 향상 ● 소자를 구현하는데 짧은 시간과 적은 설계비용 ● 프로그램된 회로를 즉시 테스트할 수 있다 ● 실리콘 면적(silicon area)의 사용이 비효율적이므로 완전주문형에 비해 유연성 (flexibility) 부족

3 PLD의 일반 구조 Logic Array Output Control Input Output Feed Back

4 PROM (Programmable Read-only Memory)

5 PLD의 다른 종류 EPROM (Erasable Programmable Read Only Memory)
EEPROM (Electrically Erasable Programmable Read Only Memory) PAL (Programmable Array Logic) GAL (Generic Array Logic)

6 PLD 구조 및 형태 PLD(Programmable Logic Devices)의 구조 (1) GAL의 종류 및 구조
있으며, 각각의 형번에 대해서는 다음의 규칙을 따른다. GAL 16 V 8 A --- 계열 입력수 출력수 형태(구조) 계열별 분류는 기호에 따라 다음과 같이 분류된다. STD : 표준 품종 A-4 : 고속 버전, 1/4 파워 A : 고속 버전 B : 초고속 버전 A-2 : 고속 버전, 1/2파워 B-2 : 초고속 버전, 1/4파워


Download ppt "디지털시스템설계 과목 담당교수 : 원 충 상 한국교통대학교 컴퓨터공학과"

Similar presentations


Ads by Google