Download presentation
Presentation is loading. Please wait.
1
논리회로 설계실험 ICE ICE 담당교수 : 김 인 수
2
논리회로실험 담당교수 : 김인수 시간 : 화요일 18:00 ~ 21:45 목요일 18:00 ~ 21:45
장소 : 강의실 및 실험실 공지 및 강의자료 : icc.skku.ac.kr/~vlsitest/logic_lab 조교 이메일 :
3
논리회로실험 교재 교재 참고문헌 강의자료 논리설계의 기초, Roth 원저, 학술정보
VHDL : Analysis and modeling of digital systems, NAVABI저, McGraw-Hill Digital Design and Modeling with VHDL and Synthesis, Chang저, IEEE Computer Society Press VHDL 관련 교재
4
논리회로실험 개요 및 진행방향 응용 논리회로의 이해 VHDL을 이용한 논리회로의 설계 FPGA 를 이용한 논리회로의 검증
실험 장비 사용법 이해
5
주요 실험 내용 기본 논리회로 설계 및 검증 조합회로 & 순차회로 VHDL 설계 및 검증 FPGA 검증
AND, OR, NAND, XOR, Adder등 조합회로 & 순차회로 VHDL 설계 및 검증 Flip-Flop, Shift Register, Counter, Decoder, Encoder, 메모리 등 FPGA 검증 Clock Generator, 전자키, LCD Display 등
6
주 차 일 정 비 고 01 주 실험 소개 오리엔테이션 및 조 구성 2인 1조 02 주 VHDL 개요 VHDL 문법 03 주
주 차 일 정 비 고 01 주 실험 소개 오리엔테이션 및 조 구성 2인 1조 02 주 VHDL 개요 VHDL 문법 03 주 실습 1 : Xilinx 사용법 & 기본 게이트 설계 04 주 실습 2 : 가산기 설계 I 05 주 실습 3 : 가산기 설계 II 06 주 실습 4 : 조합회로 – 비교기 설계 07 주 (중간고사기간) 08 주 실습 5 : 조합회로 – 디코더 & 인코더 설계 09 주 실습 6 : 순차회로 – F/F, 레지스터 설계 10 주 실습 7 : 순차회로 - 계수기 설계 11 주 실습 8 : Memory 설계 12 주 실습 9 : FSM 설계 13 주 실습 10 : FPGA 검증 I 트레이닝 키트 14 주 실습 11 : FPGA 검증 II 15 주 실습 12 : Term project 제출마감 16 주 기 말 고 사 기말 평가
7
성 적 출석 (10%) 과제물 및 실습 (30%) 시험 (30%) 기타 (30%) 최종 성적 레포트 (15%)
성 적 출석 (10%) 과제물 및 실습 (30%) 레포트 (15%) 실습 및 질문(15%) 시험 (30%) 기말 (30%) 기타 (30%) Term project (30%) 최종 성적 출석(10%) + 실습/과제물(30%) + 시험(30%) + 기타(30%)
8
조 배정 출석(수강신청)확인 2반 2인 1조
Similar presentations