Chapter 8 전계 효과 트랜지스터 2003.11.6.

Slides:



Advertisements
Similar presentations
비즈쿨 - 정 성 욱 - - 금오공고 비즈쿨 - 정 성 욱 1. 나는 각 단원들의 활동들에 성실하게 참여 하겠습니다. 우리의 다짐 2. 나는 나와 전체의 발전을 위해 각 멘토들의 지도에 순종하겠습니다. 3. 나는 각 단원들을 숙지함으로써 비즈니스 마인드를 함양하고 자신의.
Advertisements

1. 바이러스의 감염 증상 가. 컴퓨터가 부팅되지 않거나 부팅 시간이 길어지 고 이상한 소리나 메시지, 화면이 출력된다. 나. 프로그램이 실행되지 않거나 실행 시간이 길어 지며 파일의 날짜, 크기 등이 변경된다. 다. 파일이 지워지거나 새로운 파일이 생성되고 디 스크의.
노인복지론 담당교수 : 최 병태 교수님 학과 : 보건복지경영학과 학번 : 이름 : 김 태인 날짜 :
실험 14 MOSFET 특성 실험 전자공학과 고급전자회로실험 실험 14. MOSFET 특성 실험.
학생증 발급 안내. 2 목 차목 차목 차목 차 Ⅰ. 개요 Ⅱ. 모바일 학생증 1. 신청 및 발급 2. 신청 방법 Ⅱ. 스마트 학생증 (ID 카드 ) 1. 신청 및 발급 2. 신청 방법 3. 제출 서류 4. 유의 사항.
자동차산업분석 국내자동차산업분석 완제품 부품업체. 자동차등록대수 인구 4 천 8 백만 인구 3 명당 1 대 1600 만대 돌파 (2007) 2014 년 2 천만대시대.
Part 3. MOSFET의 기본과 응용전자회로 실험 1 /16 CHAPTER 12 소오스 팔로워 전자회로 실험.
7 월 24 일 7 번째 노사협의에서 분과는 외주업무 3 개에 대해 수정된 ( 안 ) 을 제시하였습니다. - 신호건널목 유지보수 외주화는 전국에 각역에 신호기, 선로전환기, 궤도회로장치, 건널목보 안장치 점검은 지난 몇 년동안에 외함 도색이 미비한 관계로 도색작업으로 대체와,
반도체 전자 부품 유통사.
10.1 반도체 소자.
정전기 방지회로 및 특허출원 현황 - H01L 27/04 중심으로 -
시스템은 왜 중요한가? 자동차는 대략 3만 여 개의 부품으로 구성돼 있다. 부속품들을 일 열로 나열해 놓으면 시스템이 탄생되지 않는다. 이 들을 논리적 연관성을 갖도록 연결시켜 놓으면 자동차라는 시스템이 탄생된다. 자동차를 만든 사람들이 직접 발휘하는 힘은 미미하다. 그러나.
반도체 소자 특성 분석 Dae-Hyun Kim March-7, 2016.
미국경제의 신용위기가 한국경제에 미치는 영향
IT CookBook, 아날로그 CMOS 집적회로 설계 7장 “Razabi”2009
3장 광센서 GVM/GNEX 소개 GVM/GNEX 소개 GVM/GNEX 소개.
17 20 정보보안 개인정보보호 능력 향상 마침표 없는 정보보호!.
42.11 트랜지스터 (Transistor) 트랜지스터 : 입력되는 전기신호를 증폭시킬 수 있는 3개의 단자로 이루어진 반도체 소자 FET(Field- Effect- Transistor) : S 단자(소스, source)와 D단자(드레인.
Thevenin’s Theorem 단위 DC 회로 V0 Rout (Output 저항) Vout (Output 신호,
저항 저항기(Resistance) 전류의 흐름을 억제하는(흐름을 곤란하게 하는) 기능을 가지고 있다
구매카드대출 인터넷매뉴얼 (판매기업용) 1.
제 3 장 부품의 특성 1. 저항기 (Resistance) 1) 저항의 사용용도 2) 저항의 정격전력
Chapter 10 Differential Amplifiers
Chapter 7 전계 효과 트랜지스터.
1장. 컴퓨터의 기초 Lecture #1.
Complementary Metal Oxide Semiconductor
CHAPTER 1 Semiconductor Diode
Chapter 4 바이폴라 접합 트랜지스터.
PART 3 반도체.
Ch. 7 전계효과 트랜지스터 (FET) 와 바이어스
4 기본 논리게이트 IT CookBook, 디지털 논리회로.
COMPUTER ARCHITECTIRE
제 5장 전계효과 트랜지스터 (Field Effect Transistor)
1.1 General Material Properties Composition Purity
IT CookBook, 아날로그 CMOS 집적회로 설계 1장 “Razabi”2009
신장규*, 윤의식** *경북대학교 전자전기컴퓨터학부 ** KAIST 전자전산학과
MONOLITHIC FABRICATION PROCESSES
Chapter 6 Physics of MOS Transistors
군산대학교 부서통계 시스템 사용자 매뉴얼 Version v1.0 작성자 칸테크 작성일자
IT CookBook, 아날로그 CMOS 집적회로 설계 9장“Razabi”2009
Field Effect Transistors (전계 효과 트랜지스터)
14.1 다이오드 14.2 트랜지스터 14.3 특수반도체 소자 집적, 정류, 증폭 회로 14.7 펄스발진 회로
Electronic Devices and Circuit Theory
L-/S-band 20W급 GaN Power HEMTs 광무선융합부품연구부 /RF융합부품연구팀
프로젝트 제안서 금속탐지기 4조 기초 전자 회로 실험 김병로 박신욱
                                  1장. 디지털 회로의 개요 디지털 회로란? 디지털 IC의 개요.
전 자 공 학 교재 : 그림으로 배우는 전자회로(신윤기)
IT CookBook, 아날로그 CMOS 집적회로 설계 4장 “Razabi”2009
반도체소자 2016학년도 2학기 담당교수 : 김태환 (소속: 융합전자공학부)
제주닷컴 매뉴얼 (실시간 예약시스템) 2013년 10월.
[ 포털 사이트 연관검색어/자동완성 등록 서비스 ]
광무선융합부품연구부 /RF융합부품연구실
칼빈의 생애와 개혁자로의 변모 사학과 김종식.
기존 REC거래시스템 회원사의 신재생 통합포털 회원가입 설명서.
국제의료관광 관련 법, 제도.
Prof. Seewhy Lee Presents
남아메리카 선교 김수정, 이하정 전희진, 장성경.
철골 내화피복 공사 김수열 박종갑.
( Metallurgical and Materials Engineering Electronic and Thin Film Materials Lab 반도체재료 (
비담 MOS 시뮬레이션 사용 절차 1 – 개별 사용 유형
Chapter 04. 논리게이트.
CHAPTER 9-1 한국의 사회복지정책 - 사회보험제도 -
> MOS 접수 URL주소
영산대학교 교양컴퓨터 사이버 강의용 – 엑셀2002 담당교수 : 이 창 조
매물장 로그인 직원을 미리 생성하시면 직원 ID로 로그인 가능.
일반대학원 사용자 매뉴얼(학생)
수강신청 설명서 1. 시스템 접속방법 학생포털시스템 Intro화면 학생수강신청 로그인 페이지
온라인강의 사이트 이용안내.
관리자 페이지에서 관리자 승인 1. 정기권 신규고객 1. 로그인 화면 2. 차량등록여부 확인 3. 개인정보 활용 동의
경찰학 세미나 제 5 강 경찰관직무집행법 2조 5호의 의미 신라대학교 법경찰학부 김순석.
Presentation transcript:

Chapter 8 전계 효과 트랜지스터 2003.11.6

전계 효과 트랜지스터(FET) 증폭기, 스위치, 디지털 용용분야에 사용. 2단자 사이의 전압이 세번째 단자의 전류흐름을 제어 FET(Field Effect Transistor) : - 금속-산화막 반도체 FET(MOSFET: Metal-Oxide-Semiconductor FET) : 증가형, 공핍형 - 접합FET(JFET : Junction FET)

금속-산화막 반도체 FET(MOSFET) 전류는 반도체 표면과 수직, 전류의 방향으로 인가되는 정장에 의해서 제어. 2단자 MOS 구조 커패시터 구조

금속-산화막 반도체 FET(MOSFET) P형 기판의 MOS 커패시터 N형 기판의 MOS 커패시터

금속-산화막 반도체 FET(MOSFET) N-채널 증가형 MOSFET 소스단자와 드레인 단자로 정의한 2개의 n-영역이 존재. MOSFET에서 전류는 산화막-반도체 인터페이스 근처의 채널 영역으로 정의된 반전층에서의 전하 흐름.

금속-산화막 반도체 FET(MOSFET) 기본 트랜지스터 동작 게이트 전압에 의해 전자반전층(채널) 형성. 소스와 드레인 단자사이에 전류가 발생. 소스 단자는 채널에서 흐르는 전하를 공급. 드레인 단자는 채널에서 전하를 당기는 역할. 전자는 소스에서 드래인으로 이동. 전류의 양은 반전층에 있는 전하의 양과 관련. 이것은 인가된 전압과 함수 관계를 갖는다.

금속-산화막 반도체 FET(MOSFET) +VTH : 양의임계 전압 전압 필요(n-채널 증가형 MOSFET) VGS < VTH : iD = 0 : 드레인-기판 pn접합이 역바이어스 VGS > VTH : iD(드레인-소스 전압만큼 발생) 전자 반전 층이 형성, 전자는 소스에서 양의 드레인으로 흐른다.

금속-산화막 반도체 FET(MOSFET) 전류-전압 특성 곡선 VGS > VTH , 작은 VDS : 반전 채널층의 두께가 일정. VGS > VTH , VDS 증가: 드레인 단자 근처에 산화막에 걸리는 전압 강하는 감소. 반전 전하밀도 감소, 전도도감소. 반전 채널층의 두께가 변함. VDS 에 대한 iD 의 경사는 감소.

금속-산화막 반도체 FET(MOSFET) VDS = VDS(sat) : VDS > VDS(sat) : (포화영역) 채널이 0이되는 점이 소스단자로 이동. 전자는 공간 전하 영역으로 주입되어 전계에 의해서 드레인 쪽으로 끌려간다.

금속-산화막 반도체 FET(MOSFET) 비포화 영역에서 이상적인 전류-전압 특성식 포화 영역에서, vGS>VTH에 대한 이상적 전류-전압 특성식 포화 영역에서 이상적인 드레인 전류는 드레인-소스 전압과 독립적이므로 소신호 저항은 무한대 변수 kn을 n-채널 소자의 전도 변수(conduction parameter)라 한다

금속-산화막 반도체 FET(MOSFET) 회로 부호와 의미 수직 실선 : 게이트 전극. 수직 점선 : 채널(점선은 증가형). 게이트 선과 채널 선 사이의 분리 : 산화막을 나타냄. 화살표 : 기판과 채널 사이의 pn접합 극성을 나타낸다. 화살표의 방향 : 트랜지스터의 종류. 소스 단자에 화살표를 나타낸다. [종전 회로 부호화] [간략화된 부호화] [n-채널 증가형 MOSFET]

금속-산화막 반도체 FET(MOSFET) n채널 공핍형 MOSFET 게이트에 0의 전압이 인가되면, n-채널 영역 또는 반전층이 소자 공정 동안 투입된 불순물에 의해서 산화막 아래에 존재. 전류가 게이트 전압이 0일때에도 발생될 수 있다. 공핍형의 의미는 0의 게이트 전압에서도 채널이 존재하는것을 의미. 음의 게이트 전압을 인가하면 전류를 막을 수 있다. 증가형 MOSFET는 양의 임계전압, 공핍형 MOSFET는 음의 임계전압 [종전 회로 부호화] [간략화된 부호화] [n-채널 공핍형 MOSFET]

금속-산화막 반도체 FET(MOSFET) p채널 MOSFET p-채널 증가형과 p-채널 공핍형. n-채널 소자와 반대의 구조. 음의 게이트-소스 전압이 인가되어야 채널이 형성. 전류 방향과 전압 극성이 n-채널과 반대. 비포화 영역에서 전류는 포화 영역에서 전류는 p-채널 소자의 전도 변수 [p-채널 증가형 MOSFET] [p-채널 공핍형 MOSFET]

금속-산화막 반도체 FET(MOSFET) 상보형(Complementary) MOSFET : CMOS

비선형 전류-전압 특성 유한 출력 저항 비이상적 효과 : 유한출력저항, 몸통효과, 부임계전도, 항복효과, 온도효과 이상적인 경우에, 포화영역에서 드레인 전류 iD는 vDS에 독립적이다. 실제의 경우, 포화영역에서 반전전하가 영이되는 채널의 실제 위치가 드레인 단자에서 소스단자로 이동 → 채널 길이가 감소되는 채널 길이 변조 현상이 나타난다.

비선형 전류-전압 특성 몸통 효과 소스-기판 접합 전압의 변화는 임계 전압의 변화를 나타낸다. vSB≥0인 조건(PN접합을 유지하기 위한 조건)에 대한 임계 전압은 vTho는 vSB = 0에 대한 임계 전압. r은 벌크임계 또는 몸체 효과 변수(일반적으로 0.5V1/2) ФF는 반도체 변수이고, 0.35V 정도이며 반도체 도핑 함수이다. 몸통 효과는 임계 전압을 변화시킴으로써 회로 성능의 변화를 가져온다.

비선형 전류-전압 특성 부임계전도(Subthreshold Conduct) 부임계 전류 : vGS가 VTh보다 조금 작은 경우, 드레인 전류는 0이 아니다. 단일소자에서는 무시할 수 있는 값. 집적회로에서는 전력소모를 무시 할 수 없다.

비선형 전류-전압 특성 항복 효과 온도 효과 PN 접합의 항복효과와 같다. 소자의 크기가 작아질 수록 항복 효과는 커진다. 일반적으로 안전 게이트 전압은 10V이다. 온도 효과 임계전압과 전도 변수 k는 온도의 함수로 나타난다. 임계전압의 크기는 온도에 따라 감소 → 드레인 전류는 주어진 VGS에 대해서 온도에 따라 증가. 하지만, 전도 함수는 온도가 증가하면 감소한다. 이 값이 임계전압에 대한 값보다 더 크기 때문에…..온도 증가에 따라 주어진 VGS 에 대해서 드레인 전류는 감소.

JFET(Junction FET) 다른 두 단자 사이의 전류를 조절할 수 있는 다른 한 단자를 가진 3단자 디바이스. 드레인, 소스, 게이트. p-채널 JFET, n-채널 FET

JFET(Junction FET) 동작 게이트 전류 = 0A, VP : 핀치 오프 전압 IDSS: VGS=0V이고 VDS>|VP|인 조건에서 JFET의 최대드레인 전류.

JFET(Junction FET) 기호 전달 특성 JFET의 입출력량 사이에는 선형관계가 존재하지 않는다. Shockley 방정식으로 정의 [n채널] [p채널]

JFET 자기 바이어스 회로