전자회로 설계 Home Work #2 2701048서태규. HW#2 CS & Cascode Homework Homework [1] CL=0 일 때, Common-Source 증폭기 [2] CL=40pF 일 때, Common-Source 증폭기 [3] CL=0 일 때,

Slides:



Advertisements
Similar presentations
전자공학과 허은진.  1. 소스 degeneration 저항을 포함하는 Common-Source 구조에 서 다음을 구하고 PSPICE 로 검증하시오.  2. 인 경우에 대해 반복.
Advertisements

Part 3. MOSFET의 기본과 응용전자회로 실험 1 /16 CHAPTER 12 소오스 팔로워 전자회로 실험.
마이크로전자회로 HW4 전자공학과㈜ 조원우. Chong-Gun Yu Chapter 4 Homework 실습과제 1 1. 소스 degeneration 저항을 포함하는 Common-Source 구조에서 다음을 구하고 PSPICE 로 검증하시오. 2. 인 경우에.
Electronic circuit HW# 주 재 훈. [1] CL=0 일 때, Common-Source 증폭기 [2] CL=40pF 일 때, Common-Source 증폭기 [3] CL=0 일 때, Cascode 증폭기 VTO=1 KP=50U LAMBDA=0.02.
과학 과제물 양파실험 5학년1반 박채빈.
재료수치해석 HW # 박재혁.
2015 학습성과발표회 포스터 ISA법을 이용한 MCFC 성능측정 지도교수 : 이충곤 교수님 이기정 화학공학과
Multisim Simulation 예제 12장
임피던스(Impedance) 측정 일반물리 B실험실 일반물리실험 (General Physics Experiment)
응용전자회로 강의록# 생체의공학과 최준민 제출일 (월)
2STAGE AMPLIFIER 아날로그 집적회로 프로젝트 서완석.
                                  7장 D/A 변환기 D/A Converter? D/A Converter 원리 Bit 수와 최대범위 및 해상도와의 관계.
Chapter 10 증폭기의 주파수 응답.
“주파수가 인덕턴스에 미치는 영향”실험에 관련하여 실험결과가 다르게 나온 이유?
RLC 회로 R L C 이 때 전류 i 는 R, L, C 에 공통이다.
조 이름 : 전자 회로 정복 조 원 : 강태호 김경훈 맹중호
MEDICAL INSTRUMENTATION I Bio-potential Amplifiers
수치해석 6장 예제문제 환경공학과 천대길.
Pspice를 이용한 회로설계 기초이론 및 실습 4
10장 랜덤 디지털 신호처리 1.
실험 8. 연산증폭기 특성 목적 연산증폭기의 개관, 특성 및 사용법 이해 입력저항, 개루프 이득, 출력저항, 슬루레이트 등
EEG 회로 설계 7조 1등 이건우 2등 조영선 3등 홍윤호 4등 전진웅 5등 정다운 Biomedical Engineering.
Medical Instrumentation. H.W #9
전기공학실험 함수발생기 설계.
실험 11. 트랜지스터 증폭기의 부하선 해석 방 기 영.
FM transmitter 서울 시립대학교 공과대학 전자전기컴퓨터공학부 이 문 규 2006 실험 III.
CHAPTER 04 안테나 기초 Antenna Basics
전기에 대해 알아보자 영화초등학교 조원석.
실험 3 - 비선형 연산 증폭기 회로와 능동 필터 전자전기컴퓨터공학부 방 기 영.
화학기기종합설계 2014_2 FAKE OIL DETECTOR FOD™ 김기훈 이경석.
실험1. 연산 증폭기 특성 전자전기컴퓨터공학부 방기영.
Chapter 8 FET 증폭기.
컴퓨터 계측 및 실습 D/A-converter
Chapter 7 CMOS Amplifiers
BUCK 컨버터 실험 실험 준비 실험 진행 및 결과 첨부. SCR 게이트 펄스 만들기 목 차
소속 : 집적회로 연구실 이름 : 장형식 PSPICE 8.0 사용법 소속 : 집적회로 연구실 이름 : 장형식 전자회로 2 PSPICE 사용법.
602 LAB FDTD 를 이용한 Acoustic Simulation 지도: 이형원 교수님 차진형.
RLC 회로의 공진 현상 컴퓨터 응용과학부 홍 문 헌.
임피던스 측정 B실험실 일반물리실험 (General Physics Experiment).
제4장 제어 시스템의 성능.
실험4. 키르히호프의 법칙 실험5. 전압분배회로 실험6. 전지의 내부저항
6석 AM라디오 설계 이지혜 이용규 김재홍
파워 서플라이 (Short 방지 기능 추가) 11조 박양준 최성열.
6조 Op-Amp 응용 함수발생기 설계 예비제안발표
실험 12. Op Amp 응용회로.
Lab #5. Capacitor and inductor
Op-amp를 이용한 함수발생기 설계 제안서발표 이지혜.
8장. spss statistics 20의 데이터 변환
Thevenin & Norton 등가회로 1등 : 임승훈 - Report 05 - 완소 3조 2등 : 박서연
당뇨병에서의 C-peptide와 Insulin, Glucagon의 ratio 상관성
실험 10 OP Amp 연산회로.
비담 MOS 시뮬레이션 사용 절차 1 – 개별 사용 유형
2. 누화와 케이블링 1. 서론 2. 용량성 누화 3. 유도성 누화 4. 복합적인 누화(누화의 일반적인 이해)
Common Emitter Amp. 참고 문헌 : 전자회로 5판, Sedra/Smith - 5장의 내용을 중심으로 구성.
Slide wire형 Wheatstone Bridge에 의한 저항 측정
행성을 움직이는 힘은 무엇일까?(2) 만유인력과 구심력 만유인력과 케플러 제3법칙.
Pspice 강의 전자회로1 두번째 이야기.
상관계수.
정삼각형을 정사각형으로 바꾸는 원리 탐구 하귀초등학교 6학년 고지상.
OP-AMP를 이용한 함수발생기 제작 안정훈 박선진 변규현
Energy Band (고체속의 전자구조)에 대해서 쉬운 얘기를 한 후에 Bloch state 로 다시 돌아 가겠습니다.
회로 전하 “펌핑”; 일, 에너지, 그리고 기전력 1. 기전력(electro-motive force: emf)과 기전력장치
Applied Electronic Circuit
전류의 세기와 거리에 따른 도선 주변 자기장 세기 변화에 대한 실험적 고찰
아날로그 신호를 디지털 신호로 변환하는 A/D 변환기 A/D 변환 시 고려하여 할 샘플링 주파수 D/A 변환기
문제의 답안 잘 생각해 보시기 바랍니다..
Cuk LED driver output current ripple calculation
Ch8.기본적인 RL, RC 회로 자연응답, 강제응답, 시정수, 계단입력과 스위치 회로
RF 능등소자의 모델링. 1. 목적 2. 실제 모델링 1) 다이오드 : 비선형, 선형 2) 트랜지스터 - 대신호 (BJT, FET) - 소신호 (BJT, FET) 3) 능동소자 - 쌍극형 TR 특성 (DC, AC) - FET( 전계효과트랜지스터 ) 측정 4) 산란 파라미터.
Kirchhoff’s Rule (키르히호프의 법칙) Kirchhoff의 전압법칙 Kirchhoff의 전류법칙.
Presentation transcript:

전자회로 설계 Home Work # 서태규

HW#2 CS & Cascode Homework Homework [1] CL=0 일 때, Common-Source 증폭기 [2] CL=40pF 일 때, Common-Source 증폭기 [3] CL=0 일 때, Cascode 증폭기 VTO=1 KP=50U LAMBDA=0.02 TOX=10N CGSO=500P CGDO=500P VTO=-1 KP=50U LAMBDA=0.02 TOX=10N CGSO=0P CGDO=0P

HW#2 CS & Cascode Drain 과 Source 의 흐르는 전류를 나타내는 이론식 NMOS 의 gm 값이다. PMOS 의 gm 값이다. PMOS 와 NMOS 의 특성이 동일 하여 ro 의 값이 같다. Vo 측에서 바라본 이 회로의 저항 얻어지는 GAIN 값 [1] CL=0 일 때, Common-Source 증폭기 이론 값

HW#2 CS & Cascode MOS 의 특성 GATE 와 SOURCE 사이의 커패시턴스 GATE 와 DRAIN 사이의 커패시턴스 출력단의 3dB 주파수를 구하기 위한 것 출력단의 3dB 이 줄어들게 해주는 주파수 [1] CL=0 일 때, Common-Source 증폭기 이론 값

HW#2 CS & Cascode [1] CL=0 일 때, Common-Source 증폭기 pspice 값 측정

HW#2 CS & Cascode [1] CL=0 일 때, Common-Source 증폭기 MOS 특성 설정 NMOS 를 PSPICE 에서 값을 설정 이 설정값은 문제에 제시된 것과 동일하게 성정함 PMOS 를 PSPICE 에서 값을 설정 이 설정값은 문제에 제시된 것과 동일하게 성정함

HW#2 CS & Cascode [1] CL=0 일 때, Common-Source 증폭기 Time Domain PSPICE Simulation

HW#2 CS & Cascode [1] CL=0 일 때, Common-Source 증폭기 TIME DOMAIN PSPICE Simulation 을 이용한 GAIN 값 확인 보다 정확한 GAIN 값을 알기 위하여 AC Sweep PSPICE Simulation 을 통해 알아 보았다.

HW#2 CS & Cascode [1] CL=0 일 때, Common-Source 증폭기 AC Sweep PSPICE Simulation 을 이용한 GAIN 값 확인을 위한 setting

HW#2 CS & Cascode [1] CL=0 일 때, Common-Source 증폭기 AC sweep 으로 이용하여 GAIN 이 105 을 얻어지는 것을 볼수 있다.

HW#2 CS & Cascode [1] CL=0 일 때, Common-Source 증폭기 ID 와 GM 을 볼수 있다. 이것은 pspice 를 통해 얻어 지는 값이다. 이 값들을 통해 이론값과 실험값을 비교해 보겠습니다. 앞서 구한 gm 의 값이 1.05 로 시뮬레이션 값과 같음이 보이고 전류 역시 위의 이론 값 과 실험값과 같음을 알 수 있다. Bios Point Gain 확인 할수 있다.

HW#2 CS & Cascode [1] CL=0 일 때, Common-Source 증폭기 측정 값이 E+02 = -105 로 확인 할 수 있다. Bios Point Gain 확인 할수 있다.

HW#2 CS & Cascode [1] CL=0 일 때, Common-Source 증폭기 3db 대역폭 Simulation CL=40pF 에서는 출력 3db 주파수는 KHZ 이다. 이론값과 대략 60 KHZ 정도의 차이가 발생 하였다.

HW#2 CS & Cascode [1] CL=0 일 때, Common-Source 증폭기 고 찰 이론 값과 시뮬레이션 값의 차이는 크게 발생 하지 않았다. 그렇지만 3dB 주파수를 보면 시뮬레이션 값과 이론 값의 차이가 생겼다는 것을 알 수 있다. 이 결과로 어떻 게 해야 이 오차를 줄이고 보다 성능이 좋 은 소자의 구조를 만들 것 인가의 관점이 맞혀 진다.

HW#2 CS & Cascode Drain 과 Source 의 흐르는 전류를 나타내는 이론식 NMOS 의 gm 값이다. PMOS 의 gm 값이다. PMOS 와 NMOS 의 특성이 동일 하여 ro 의 값이 같다. Vo 측에서 바라본 이 회로의 저항 얻어지는 GAIN 값 [2] CL=40pF 일 때, Common-Source 증폭기 이론 값 앞에서 구한 값과 모두 동일 하다는 것을 알 수 있었다. 그 이유로 CL 이 첨가 되어 도 저항과 이득의 영향을 주지 안음을 보인다.

HW#2 CS & Cascode Pole1 의 주파수 [2] CL=40pF 일 때, Common-Source 증폭기 이론 값 Pole2 의 주파수 출력단의 3dB 주파수이다.

HW#2 CS & Cascode [2] CL=40pF 일 때, Common-Source 증폭기

HW#2 CS & Cascode [1] CL=40pF 일 때, Common-Source 증폭기 MOS 특성 설정 NMOS 를 PSPICE 에서 값을 설정 이 설정값은 문제에 제시된 것과 동일하게 성정함 PMOS 를 PSPICE 에서 값을 설정 이 설정값은 문제에 제시된 것과 동일하게 성정함 이 MOS 특성은 CL = 0 에서 설정한 MOS 특성을 사용하면 된다.

HW#2 CS & Cascode [2] CL=40pF 일 때, Common-Source 증폭기 Time Domain PSPICE Simulation

HW#2 CS & Cascode [2] CL=40pF 일 때, Common-Source 증폭기 보다 정확한 GAIN 값을 알기 위하여 AC Sweep PSPICE Simulation 을 통해 알아 보았다.

HW#2 CS & Cascode [1] CL=0 일 때, Common-Source 증폭기 ID 와 GM 을 볼수 있다. 이것은 pspice 를 통해 얻어 지는 값이다. 이 값들을 통해 이론 값과 실험 값을 비교해 보겠습니다. 전류와 이득이 CL 이 0 일 때와 같은 크기를 갖는 것을 알수 있다. Bios Point Gain 확인 할수 있다.

HW#2 CS & Cascode [2] CL=40pF 일 때, Common-Source 증폭기 Bios Point Gain 확인 측정 값이 E+02 = -105 이므로 이론 값 -100 과 비슷하게 나온것을 확인할 수 있었다.

HW#2 CS & Cascode [2] CL=40pF 일 때, Common-Source 증폭기 A/C Sweep PSPICE 설정 값

HW#2 CS & Cascode AC sweep 을 통해 GAIN 을 얻을수 있다 의 GAIN 을 갖는다. 이론값과 유사함을 보인다. [2] CL=40pF 일 때, Common-Source 증폭기 GAIN 확인 PSPICE Simulation

HW#2 CS & Cascode [2] CL=40pF 일 때, Common-Source 증폭기 3db 대역폭 Simulation CL=40pF 에서는 출력 3db 주파수는 37.92KHZ 이다. 이론값보다. 2KHz 정도 차이가 난다.

HW#2 CS & Cascode [2] CL=0 일 때, Common-Source 증폭기 고 찰 시뮬레이션의 결과 CL 이 있을 때와 없을 때의 차이는 3dB 주파수에 영향을 많이 준 다. 그래서 이론 값과 시뮬레이션을 통해 값의 차이는 대략 2kHz 정도 이다. CL 이 증가하면 3dB 주파수는 감소하는 것을 알 수 있었다.

HW#2 CS & Cascode Drain 과 Source 의 흐르는 전류를 나타내는 이론식 NMOS 의 gm 값이다. PMOS 의 gm 값이다. PMOS 와 NMOS 의 특성이 동일 하여 ro 의 값이 같다. Vo 측에서 바라본 이 회로의 저항 [3] CL=0 일 때, Cascode 증폭기 이론 값 앞에서 구한 값과 모두 동일 하다는 것을 알 수 있었다. 그 이유로 CL 이 첨가 되어 도 저항과 이득의 영향을 주지 안음을 보인다. 얻어지는 GAIN 값

HW#2 CS & Cascode Pole1 의 주파수 [3] CL=0 일 때, Cascode 증폭기 이론 값 Pole2 의 주파수 Pole3 의 주파수 출력단의 3dB 주파수이다.

HW#2 CS & Cascode [3] CL=0 일 때, Cascode 증폭기

HW#2 CS & Cascode [3] CL=0 일 때, Cascode 증폭기 각 위치의 전류와 전압 값

HW#2 CS & Cascode [3] CL=0 일 때, Cascode 증폭기 MOS 특성 설정 NMOS 를 PSPICE 에서 값을 설정 이 설정값은 문제에 제시된 것과 동일하게 성정함 PMOS 를 PSPICE 에서 값을 설정 이 설정값은 문제에 제시된 것과 동일하게 성정함 앞 문제의 COMMON SOURCE 의 사용한 MOS 의 특성값을 작성해 주었다.

HW#2 CS & Cascode [3] CL=0 일 때, Cascode 증폭기 Time Domain PSPICE Simulation

HW#2 CS & Cascode [3] CL=0 일 때, Cascode 증폭기 이론값이 Gain = -200 이지만 Time Domain 으로는 확인 할 수 없었다. 보다 정확한 GAIN 값을 알기 위하여 AC Sweep PSPICE Simulation 을 통해 알아 보았다.

HW#2 CS & Cascode [3] CL=0 일 때, Cascode 증폭기 Bios Point Gain 확인 ID 와 GM 을 볼수 있다. 이것은 pspice 를 통해 얻어 지는 값이다. 이 값들을 통해 이론 값과 실험 값을 비 교해 보겠습니다.

HW#2 CS & Cascode [3] CL=0 일 때, Cascode 증폭기 Bios Point Gain 확인 측정 값이 E+02 이다.

HW#2 CS & Cascode [3] CL=0 일 때, Cascode 증폭기 A/C Sweep PSPICE 설정 값

HW#2 CS & Cascode [3] CL=0 일 때, Cascode 증폭기 AC Sweep 으로 Gain 값이 204 로 나타남을 알수 있다. 이론의 이득값은 -198 인데 시물레이션을 통해 얻어진 Gain 값은 -204 이다. 약간의 차이가 보임을 알 수 있다. GAIN 확인 PSPICE Simulation

HW#2 CS & Cascode [3] CL=0 일 때, Cascode 증폭기 3db 대역폭 Simulation CL=40pF 에서는 출력 3db 주파수는 8.65MHZ 이다. 이론값과 차이가 많이 나는 것을 볼 수 있다.

HW#2 CS & Cascode [3] CL=0 일 때, Cascode 증폭기 고 찰 Cascode 는 Common Source 보다 3dB 주 파수가 시뮬레이션 값과 이론 값의 차이가 크다는 것을 볼 수 있다. 그 이유를 생각해 보면 이상적인 MOS 가 아니기 때문이다. 이상적이지 않은 MOS 가 더 많이 달려 있 고 그것의 영향에 의해 더욱더 많은 오차 가 발생 하는 것이다.