제2장 부울대수와 논리 게이트 내용 2.1 논리신호 2.2 기본 논리함수 : NOT 게이트(INV 게이트)/ AND 게이트/ OR 게이트 2.3 부울대수 : 부울대수의 정의와 사용 / 부울대수의 기본법칙/ 쌍대성/ 드모르강 정리 2.4 만능 게이트 : NAND.

Slides:



Advertisements
Similar presentations
 수학 10- 나  1 학년 2 학기  Ⅰ. 도형의 방정식 1. 평면좌표 (1/24) 두 점 사이의 거리 수업 계획 수업 활동.
Advertisements

한국기계공업협동조합 연합회 산업단지 [ 산업형 제 2 종지구단위계획 사업추진방안 ( 제안 )]
아름다운 지역공동체를 만들어가는.  목적 본관은 풍부한 인적, 물적 자원을 동원하여 소외계층에게 보호서비스의 제공, 자립능력 배양을 위한 교육훈련, 가족기능강화, 나아가 주민상호간 연대감조성 등 전문적, 종합적 사회복지서비스를 제공함으로써 소외계층과 지역주민이 더 불어.
사랑과 기쁨으로 연합하는 제 2 회 전교인 한마음 운동회 제 2 회 전교인 한마음 운동회 설명회 대한예수교장로회 자 양 교 회 1.
명륜종합사회복 지관. * 강사 : 소 찾는 아이 작가 이상희, 김매화 팀장 외 * 북아트란 : 논술교육의 중요성, 자유로운 사고, 창 의력, 논리력 * 준비물 : 색연필, 사인펜, 연필, 지우개, 딱풀, 가위.
Electrical Engineering Professor: Woojin Choi 1 디지털 시스템 기초 Digital Design with CPLD Applications and VHDL 1 장 ~ 7 장 요약 정리.
CHAPTER 5 KARNAUGH MAPS( 카노 맵 ) This chapter in the book includes: Objectives Study Guide 5.1Minimum Forms of Switching Functions 5.2Two- and Three-Variable.
디 지 털 공 학디 지 털 공 학 한국폴리텍 V 대학.
구월 아시아드 선수촌 상업지구 인천의 중심 상권을 노려라 !! 행정의 중심 구월 선수촌 상권은 인근의 인천시청, 남인천세무서, 남동경찰서, 남동소방서, 인천지방노동, 인천 교육청 각종 관공서 밀집지역 교통의 중심 인천터미널, 인천터미널역, 예술회관역 등 인천지하철 1.
지적기초측량 경일대학교/부동산지적학과.
국어 문장 장르별 문체의 형성 조소현 조은지 진혜민.
1. 비정규노동이란 2. 비정규노동의 확대 원인 3. 비정규노동자의 삶 4. 비정규노동의 문제
낙안효자실버빌 사업계획(안) [2016년] 전남 순천시 낙안면 읍성로 320 TEL
신림역, 서울대입구역, 낙성대역 ↔ 연구원 4번 출구에서 주유소 옆 2번 마을버스 타고
컴퓨터시스템구조 개요 Lecture #1.
3장. 디지털 회로 Lecture #3.
암 보다 더 무서운 당뇨 2010년 [아시아경제 강경훈 기자 ].
Digital Logic Structures
디지털 시스템 2010년 1학기 교수: 송상훈 연구실: 율곡관 603-B
Computer System Architecture
7 조합논리회로 IT CookBook, 디지털 논리회로.
컴퓨터 과학 개론 √ 원리를 알면 IT가 맛있다 컴퓨터 과학도를 위한 첫 전공서 ehanbit.net.
FPGA 설계 이 상 훈 경남대학교 전기전자공학부.
5 불 대수 IT CookBook, 디지털 논리회로.
                                  2장 Gate IC 종류 및 동작특성 부울대수식.
논리회로 및 실험 C++을 이용한 논리회로 기초 실습
공학실험.
7.1 개요 7.2 시스템과 기능분석 7.3 고장의 개념과 분류 7.4 FMEA 7.5 FTA 7.6 기타 고장해석 방법
4 기본 논리게이트 IT CookBook, 디지털 논리회로.
Computer System Architecture
COMPUTER ARCHITECTIRE
6 논리식의 간략화 IT CookBook, 디지털 논리회로.
논리회로 설계 기초 (1) Lecture #1.
제3장 부울식의 간략화 내용 3.1 부울식의 대수적 간략화
부울대수(Boolean Algebra)
Ch2-2. VHDL Basic VHDL lexical element VHDL description
3. 게이트레벨 최소화.
1장. 디지털 논리 회로 다루는 내용 논리 게이트 부울 대수 조합 논리회로 순차 논리회로.
재고자산(Inventory)의 평가(2)
제 2장 컴퓨터의 등장과 발전.
컴퓨터 구조 2장. 논리회로의 활용.
14.1 다이오드 14.2 트랜지스터 14.3 특수반도체 소자 집적, 정류, 증폭 회로 14.7 펄스발진 회로
                                  1장. 디지털 회로의 개요 디지털 회로란? 디지털 IC의 개요.
디 지 털 공 학 한국폴리텍V대학.
이재상 기본 논리회로와 불의 대수 이재상
07 Quine-McCluskey 최소화 알고리즘
3. 게이트레벨 최소화.
디지털회로설계_강의안2 NOR, NAND 게이트 불대수와 드모르강 정리.
개∙폐회식 통제구간 주경기장 통제시간 : 14:00~01:00 <11시간>
Chapter 06. 논리식의 간소화.
해시와 해시 함수.
Prof. Seewhy Lee Presents
Chapter 5. 자료의 연산과 논리회로 e-learning Computers.
검색모델의 종류 불리안 모델 벡터 공간 모델 퍼지 집합 모델 확률 모델.
평 면 도 형 도형의 작도 삼각형의 작도와 결정조건 도형의 합동 작도와 삼각형의 합동 학습내용을 로 선택하세요
래치(latch) 일반적으로 플립플롭과는 별개의 부류로 분류되는 쌍안정 형태의 저장소자이다.
비담 MOS 시뮬레이션 사용 절차 1 – 개별 사용 유형
Chapter 04. 논리게이트.
제3장 시간 영역에서의 모델링.
제 5장 문제 해결의 지도 5.(2)문제의 종류 김헌태.
비정규직법의 이해 노 동 부.
DEGITAL LOGIC CIRCUIT Term Project – 4 bit ALU.
수학8가 대한 113~114 쪽 Ⅴ. 부등식 2. 일차부등식 §2.연립부등식(7/10) 연립부등식의 풀이.
진리 나무 Truth-tree  ∧ ∨ → ↔  =.
영산대학교 교양컴퓨터 사이버 강의용 – 엑셀2002 담당교수 : 이 창 조
엔화 대환/대출 자금용도 대상 이자 차액 효과 (A,B,C) 환율 리스크 헷징 (A,B) 엔화의 평균환율 (A,B,C)
6 논리식의 간략화.
제03장 정보의 표현.
품사 분류의 기준과 실제.
진리표 진리조건 진리함수의 수  ∧ ∨ → ↔  =.
Presentation transcript:

제2장 부울대수와 논리 게이트 내용 2.1 논리신호 2.2 기본 논리함수 : NOT 게이트(INV 게이트)/ AND 게이트/ OR 게이트 2.3 부울대수 : 부울대수의 정의와 사용 / 부울대수의 기본법칙/ 쌍대성/ 드모르강 정리 2.4 만능 게이트 : NAND 게이트/ NOR 게이트 2.5 기타 게이트 : XOR 게이트/ XNOR 게이트/ 버퍼 게이트(Buffer 게이트) 2.6 부울식의 구현 : 곱의합(SOP) 식/ 합의곱(POS) 식/ CSOP와 CPOS 관계/ 대체 구현/ 다단계 구현 2.7 게이트 회로 설계 : TTL IC/ MOS IC

제2장 부울대수와 논리 게이트 2.1 논리 신호 논리 신호 범위 논리신호의 입력과 출력 디지털 설계

제2장 부울대수와 논리 게이트 2.1 논리 신호 정논리(positive logic)와 부논리(negative logic) 디지털 설계

제2장 부울대수와 논리 게이트 2.2 기본 논리함수 기본 논리함수 : NOT, AND, OR 게이트(gate) : NOT, AND, OR 그리고 다른 논리함수들을 구현. 하나 또는 그 이상의 신호를 입력으로 받아들여서 논리함수에 따르는 논리출력을 내보내는 회로. (1) 논리 기호(logic symbol) 디지털 설계

제2장 부울대수와 논리 게이트 2.2 기본 논리함수 (2) 진리표 (3) 부울식 - 논리 게이트의 기능을 함수식의 형태로 나타냄 : f =ABC - 부울함수, 부울함수식, 부울대수식, 논리함수(logic function) 또는 논리식 등 으로 부름 (4) 타이밍도 디지털 설계

제2장 부울대수와 논리 게이트 2.2 기본 논리함수 2.2.1 NOT 게이트 디지털 설계

제2장 부울대수와 논리 게이트 2.2.2 AND 게이트 디지털 설계

제2장 부울대수와 논리 게이트 2.2.3 OR 게이트 디지털 설계

제2장 부울대수와 논리 게이트 2.3 부울대수(Boolean algebra) -부울(George Boole)은 1849년 논리적인 사고와 추론에 관계되는 공정의 수학적 서술 기법을 발표 -이 기법과 개선된 내용들을 부울대수(Boolean algebra)라고 함. -실제로 부울대수의 공학적인 적용은 1930년대 후반 샤논(Claude Shannon)에 의해서 이루어짐. -샤논은 스위칭 회로를 부울대수로 사용하므로써 논리회로를 설명 디지털 설계

제2장 부울대수와 논리 게이트 2.3 부울대수(Boolean algebra) 2.3.1 부울대수의 공리 공리 부울정리 디지털 설계

제2장 부울대수와 논리 게이트 2.3 부울대수(Boolean algebra) 부울정리의 증명 부울정리(변수 확장) 2.3.1 부울대수의 공리 부울정리의 증명 부울정리(변수 확장) 디지털 설계

제2장 부울대수와 논리 게이트 2.3 부울대수(Boolean algebra) 2.3.2 부울대수 사용 (1) AND 게이트에서 사용하지 않는 입력 (2) OR 게이트에서 사용하지 않는 입력 디지털 설계

제2장 부울대수와 논리 게이트 2.3 부울대수(Boolean algebra) 2.3.2 부울대수 사용 (3) 게이트 결함 디지털 설계

제2장 부울대수와 논리 게이트 2.3 부울대수(Boolean algebra) 2.3.2 부울대수 사용 (3) 게이트 결함 디지털 설계

제2장 부울대수와 논리 게이트 2.3 부울대수(Boolean algebra) 2.3.3 부울법칙 교환법칙(Communicative law) A + B = B + A A·B = B·A 결합법칙(Associative law) A+B+C = (A+B)+C = A+(B+C) ABC = (AB)C = A(BC) 디지털 설계

제2장 부울대수와 논리 게이트 2.3 부울대수(Boolean algebra) 2.3.3 부울법칙 분배법칙(Distributive law) A·(B+C) = A·B + A·C A+(B·C) = (A+B) ·(A+C) 주의 : 일반적인 산술연산에서는 A+(B·C)  (A+B)·(A+C) 디지털 설계

제2장 부울대수와 논리 게이트 2.3 부울대수(Boolean algebra) 2.3.3 부울법칙 : 기본 법칙의 응용 결합법칙을 이용한 부울식 f=ABCD 디지털 설계

제2장 부울대수와 논리 게이트 2.3 부울대수(Boolean algebra) 2.3.3 부울대수의 기본법칙 : 기본 법칙의 응용 분배법칙을 이용한 부울식 f=AB+CD 디지털 설계

제2장 부울대수와 논리 게이트 2.3 부울대수(Boolean algebra) 2.3.4 쌍대성(Duality) f=A+BC’의 정논리와 부논리 표현 디지털 설계

제2장 부울대수와 논리 게이트 2.3 부울대수(Boolean algebra) 2.3.4 쌍대성(Duality) 부울대수에서 정논리로 표현된 것을 부논리로 표현하는 것이 가능한 성질 쌍대함수 디지털 설계

제2장 부울대수와 논리 게이트 2.3 부울대수(Boolean algebra) 2.3.4 쌍대성(Duality) 쌍대함수 디지털 설계

제2장 부울대수와 논리 게이트 2.3 부울대수(Boolean algebra) 2.3.4 쌍대성(Duality) 쌍대성 원리(dual principle) 디지털 설계

제2장 부울대수와 논리 게이트 2.3 부울대수(Boolean algebra) 2.3.5 드모르강 정리(DeMorgan’s theorem) 2변수와 3변수 드모르강의 정리 드모르강 정리의 증명 일반적인 형태의 드모르강 정리 디지털 설계

제2장 부울대수와 논리 게이트 2.3 부울대수(Boolean algebra) 2.3.5 드모르강 정리(DeMorgan’s theorem) 2변수와 3변수 드모르강의 정리 일반적인 형태의 드모르강 정리 디지털 설계

제2장 부울대수와 논리 게이트 2.4 만능 게이트 2.4.1 NAND 게이트 논리기호 진리표 부울식 타이밍도 디지털 설계

제2장 부울대수와 논리 게이트 2.4 만능 게이트 2.4.1 NAND 게이트 (1) 기본 게이트 표현 디지털 설계

제2장 부울대수와 논리 게이트 2.4 만능 게이트 2.4.1 NAND 게이트 (1) 기본 게이트 표현 논리회로 구현 디지털 설계

제2장 부울대수와 논리 게이트 2.4 만능 게이트 2.4.1 NAND 게이트 (2) 대체 표현 디지털 설계

제2장 부울대수와 논리 게이트 2.4 만능 게이트 2.4.2 NOR 게이트 논리기호 진리표 부울식 타이밍도 디지털 설계

제2장 부울대수와 논리 게이트 2.4 만능 게이트 2.4.2 NOR 게이트 (1) 기본 게이트 표현 디지털 설계

제2장 부울대수와 논리 게이트 2.4 만능 게이트 2.4.2 NOR 게이트 (1) 기본 게이트 표현 (2) 대체 표현 논리회로 구현 (2) 대체 표현 디지털 설계

제2장 부울대수와 논리 게이트 (1) 왜 만능 게이트인가? ①NAND 게이트 2개로 AND 게이트를 구성하고, NAND 게이트 3개로 OR 게이트를 만드는 것은 자원의 낭비 ② IC 개념에서 접근해보면 경제적이다. 디지털 설계

제2장 부울대수와 논리 게이트 (1) 왜 만능 게이트인가? ①NAND 게이트 2개로 AND 게이트를 구성하고, NAND 게이트 3개로 OR 게이트를 만드는 것은 자원의 낭비 ② IC 개념에서 접근해보면 경제적이다. 디지털 설계

제2장 부울대수와 논리 게이트 (1) 왜 만능 게이트인가? [예] 아래 회로도를 IC로 구성해보면~ 디지털 설계

제2장 부울대수와 논리 게이트 ▶AND, OR, Not 게이트 IC 3개 필요 디지털 설계

제2장 부울대수와 논리 게이트 ▶NAND 게이트로 구성 시 디지털 설계

제2장 부울대수와 논리 게이트 ▶NOR 게이트로 구성 시 디지털 설계

제2장 부울대수와 논리 게이트 ▶NOR 게이트로 구성 시 디지털 설계

제2장 부울대수와 논리 게이트 2.4 만능 게이트 2.4.3 만능게이트 사용이유 (3) NOR 게이트와 NAND 게이트의 상대성 디지털 설계

제2장 부울대수와 논리 게이트 2.5 기타 게이트 2.5.1 XOR 게이트 논리기호, 진리표, 부울식 그리고 타이밍도 디지털 설계

제2장 부울대수와 논리 게이트 2.5 기타 게이트 2.5.1 XOR 게이트 기본 연산 디지털 설계

제2장 부울대수와 논리 게이트 2.5 기타 게이트 2.5.1 XOR 게이트 기본 게이트로 XOR 회로 구현 디지털 설계

제2장 부울대수와 논리 게이트 2.5 기타 게이트 2.5.2 XNOR 게이트 논리기호, 진리표, 부울식, 타이밍도 디지털 설계

제2장 부울대수와 논리 게이트 2.5 기타 게이트 2.5.2 XNOR 게이트 회로 구현 디지털 설계

제2장 부울대수와 논리 게이트 2.5 기타 게이트 2.5.3 버퍼(Buffer) 게이트 논리기호, 진리표, 부울식, 타이밍도 디지털 설계

제2장 부울대수와 논리 게이트 2.5 기타 게이트 2.5.4 교환적인 함수 두개의 2진변수로 가능한 16가지 부울식 디지털 설계

제2장 부울대수와 논리 게이트 2.6 부울식의 구현 부울식은 표준형(standard form)으로 보통 표현 곱항(product term) : AND 연산자로 결합된 변수로 구성되어 있는 항 XY a'bc' 합항(product term) : OR 연산자로 결합된 변수로 구성되어 있는 항 X+Y a’+b+c' 디지털 설계

제2장 부울대수와 논리 게이트 2.6 부울식의 구현 2.6.1 곱의합(Sum of Product, SOP) 식 OR 연산자에 의해서 연결된 곱항으로 표현된 식 SOP 식 f(A, B, C) = AB’ + A’BC’ + AC 디지털 설계

제2장 부울대수와 논리 게이트 2.6 부울식의 구현 2.6.1 곱의합(Sum of Product, SOP) 식 (1) SOP의 표준식(canonical SOP, CSOP) 곱항에 사용되는 모든 변수를 포함하는 식 f(A, B, C) = A’B’C’ + A’BC’ + A’BC + AB’C 최소항(minterm) : CSOP 식의 곱항 f(A, B, C) = P0 + P2 + P3 + P5 =(0,2,3,5) 디지털 설계

제2장 부울대수와 논리 게이트 2.6 부울식의 구현 2.6.1 곱의합(Sum of Product, SOP) 식 (2) 진리표 기술 CSOP 식 f(A, B, C) = A’B’C’ + A’BC’ + A’BC = P0 + P2 + P3 =(0,2,3) f’(A, B, C) = P1 + P4 + P5 + P6+ P7 =(1,4,5,6,7) 디지털 설계

제2장 부울대수와 논리 게이트 2.6 부울식의 구현 2.6.1 곱의합(Sum of Product, SOP) 식 (3) 표준형 변환 비표준곱의 합(noncanonical SOP, NSOP) 식 곱항이 모든 입력 변수들을 포함하지 않는 SOP식 표준형 변환 : NSOP식을 CSOP식으로 변환 변환 예 디지털 설계

제2장 부울대수와 논리 게이트 2.6 부울식의 구현 2.6.2 합의곱(Product of Sum, POS) 식 AND 연산자에 의해서 연결된 합항으로 표현된 식 비표준식(noncanonical POS, NPOS) : 합항에 사용되는 모든 변수를 포함하지 않은 식 f(A, B, C) = (A+B’)( A’+B+C’)( A+C) 디지털 설계

제2장 부울대수와 논리 게이트 2.6 부울식의 구현 2.6.2 합의곱(Product of Sum, POS) 식 표준식(canonical POS, CPOS) :합항에 사용되는 모든 변수를 포함하는 식 f(A, B, C) = (A’+B’+C’)( A’+B+C’)( A’+B+C)( A+B+C) 최대항(maxterm) : CPOS 식의 합항 f(A, B, C) = S7 S5 S 4 S0 =(0,4,5,7) 디지털 설계

제2장 부울대수와 논리 게이트 2.6 부울식의 구현 2.6.2 합의곱(Product of Sum, POS) 식 (1) 표준형 사이의 변환 NPOS식의 CPOS식으로의 변환 디지털 설계

제2장 부울대수와 논리 게이트 2.6 부울식의 구현 2.6.3 CSOP와 CPOS 사이의 변환 최소항과 최대항은 변수간에 보수 관계가 있다 따라서 최소항의 보수는 최대항과 보수관계가 성립. 그 역도 성립 CPOS와 CPOS는 서로 변환이 가능하다. f(A, B, C) =(0,2,3,5) =(1,4,6,7) 디지털 설계

제2장 부울대수와 논리 게이트 2.6 부울식의 구현 2.6.4 대체 구현 (1) 곱의합 식 AND-OR 회로 구현 NAND-NAND 회로 구현 디지털 설계

제2장 부울대수와 논리 게이트 2.6 부울식의 구현 2.6.4 대체 구현 (1) 곱의합 식 대체 기호 사용한 NAND-NAND 회로 구현 디지털 설계

제2장 부울대수와 논리 게이트 2.6 부울식의 구현 2.6.4 대체 구현 (2) 합의곱 식 OR-AND 회로 구현 NOR-NOR 회로 구현 디지털 설계

제2장 부울대수와 논리 게이트 2.6 부울식의 구현 2.6.4 대체 구현 (2) 합의곱 식 대체 기호 사용한 NOR-NOR 회로 구현 디지털 설계

제2장 부울대수와 논리 게이트 2.6 부울식의 구현 2.6.4 대체 구현 (3) XOR 게이트의 또 다른 회로 표현 NAND-NAND 회로 구현 디지털 설계

제2장 부울대수와 논리 게이트 2.6 부울식의 구현 2.6.5 다단계 구현 보기 부울식 디지털 설계

제2장 부울대수와 논리 게이트 2.7 게이트 회로 설계 2.7.1 TTL IC 디지털 설계

제2장 부울대수와 논리 게이트 2.7 게이트 회로 설계 2.7.1 TTL IC 디지털 설계

제2장 부울대수와 논리 게이트 2.7 게이트 회로 설계 2.7.2 MOS IC (1) MOS 트랜지스터 스위치 디지털 설계

제2장 부울대수와 논리 게이트 2.7 게이트 회로 설계 2.7.2 MOS IC (2) CMOS 회로 : 인버터 디지털 설계

제2장 부울대수와 논리 게이트 2.7 게이트 회로 설계 2.7.2 MOS IC (2) CMOS 회로 : NAND 게이트 회로 디지털 설계

제2장 부울대수와 논리 게이트 2.7 게이트 회로 설계 2.7.2 MOS IC (2) CMOS 회로 : NOR 게이트 회로 디지털 설계

제2장 부울대수와 논리 게이트 2.7 게이트 회로 설계 2.7.2 MOS IC (2) CMOS 회로 : AND 게이트 회로 디지털 설계

제2장 부울대수와 논리 게이트 2.7 게이트 회로 설계 2.7.2 MOS IC (2) CMOS 회로 : OR 게이트 회로 디지털 설계

제2장 부울대수와 논리 게이트 2.7 게이트 회로 설계 2.7.2 MOS IC (3) 임의 부울식 디지털 설계