OrCad Capture 정원근.

Slides:



Advertisements
Similar presentations
Android Application. 최신버전 안드로이드 SDK 설치 1. SDK 설치 접속.
Advertisements

Pspice 를 이용한 회로설계 기초이론 및 실습 년 10 월 째 주. PART Ⅰ. PSpice 일반 Chapter 1 PSpice 시작 Chapter 2 PSpice 입문 PART Ⅱ. PSpice 시뮬레이션 Chapter 3 시뮬레이션 일반 Chapter.
Electronic Engineering Yoo Han Ha 1. OrCAD 에는 부품기호 라이브러리에 약 20,000 개의 부품이 준비 부품기호 (part symbol) 가 기존 라이브러리에 없는 경우 라이브러리 에디터를 사용하여 새로운 부품기호.
Lynx, Opera, and Other Browsers 인공지능연구실. Contents Lynx (Text 기반의 Browser) 역사 및 특징 사용법 및 기능 Opera (Small Browser) 역사 및 특징 사용법 및 기능 과 뉴스 그룹 사용법 Other.
IspLEVER 6.1 을 이용한 회로 설계 (Schematic). Table of Contents ispLEVER ispLEVER 6.1 tool 의 시작프로그램 2.Lattice Device 의 Design 1) 프로그램시작 2) 새로운 Project 만들기.
목차 1 엑셀화면 구성 알아보기 2 저장 불러오기, 셀 이동 복사 3 텍스트 입력수정 특수화 기호 / 글꼴 서식, 맞춤 서식 / 표시형식, 테두리 및 채우기 1 4 엑셀 셀 삽입 삭제 / 워크시트 관리.
온 도 관 리 예 방 시 스 템 www. 은성냉동산업.com 1 중부대학교 & ㈜은성냉동산업 공동개발 중부대학교 Capstone Design 경진대회 대상 수상.
제2주 OrCAD Capture (1) 건국대학교 장대순.
(HiveMall Work Process)
Chapter 4. Post Layout Simulation
Copyright SangSangDom, All Rights Reserved.
CH2 OrCAD Capture CIS.
㈜ 에이로직스 Test Point Generation
ASIC의 개요 ASIC(Application Specific Integrated Circuit) 특정 용도 주문형 집적회로
제5장 산업재해 보상보험 ☞ 목적 : 근로자의 업무와 관련하여 발생한 재해근로자의 재활 및 사회복귀를 촉진시키기 위하여 이에 필요한 보험시설을 설치 운영하며, 피해를 예방하고 근로자의 복지증진을 위한 사업을 행함으로써 근로자의 보호에 이바지함을 목적으로 함. 산재보험은.
인천시 부평구 청천동 425번지 우림라이온스 B동 307호
사용자 메뉴얼 차량용 4CH 블랙박스 매뉴얼 버전 : Version 2.1 Hardware Version : 2.0
전자식 주행기록계 설명서 Leading Blackbox Solution
Ablecom Type-7 IVR 에이블컴 기술연구소.
USER’S MANUAL 모델명: CCR-201 코드시스템(주)
Chapter 02 JAVA 프로그래밍 시작하기 01 실무에서 사용하는 JAVA 개발 환경 02 JAVA 프로그램 작성
모형설계제작 서강대학교 기계공학과
모형설계제작 2015학년도 2학기 서강대학교 기계공학과 2nd O.T
SOLID MODELING – 1주차 강의.
사용자 메뉴얼 차량용 4CH 블랙박스 매뉴얼 버전 : Version 1.1 Hardware Version : 1.0
EndNote 이용법 - 레퍼런스 관리 프로그램 -.
Network Security - Wired Sniffing 실습
Install & Simulation VLSI 시스템 설계
1 PROJECT TITLE 기획 PAGE NO. 웹 페이지 구성 화 면 번호 화 면 설 명 연 결 화 면 L1 L4 L7
PXA255-FPGA 장비 개요 및 실습 Lecture #9.
PCB & Circuit Design intro.
PXA255-FPGA 장비 계요 및 실습 Lecture #9.
Pspice를 이용한 회로설계 기초이론 및 실습 5
논리회로 설계 및 실험 2주차.
Quartus 를 이용한 ROM 설계 ROM table 의 작성
Android 개발환경 설치 및 Hello World
Electronic Engineering 2
IT CookBook, VHDL을 이용한 FPGA 디지털 설계
디지털 시스템 설계(3).
Analog IC design 3주차 Oct.30th Multimedia Lab..
MINITAB for Six Sigma.
엽기토끼 죽이기 팀명 : 청순가련.
Programmable Logic Device
1. Log in WCMS에서 사용하는 ID와 PW를 동일하게 사용.
Introduction to OrCAD Capture
Introduction to OrCAD Capture
퀵 가이드 Quick Guide 차량용 블랙박스
Premiere의 개요 Adobe사에서 제작한 동영상 편집 소트프웨어로 비디오와 오디오 편집뿐만 아니라 애니매이션, 사진 및 그래픽 등을 동영상에 첨가하여 결합된 형태인 디지털 무비(Digital Movie)를 제작하는 프로그램 Premiere는 원래 매킨토시용으로 개발된.
악보 전문 제작은 Finale에게 맡겨라!.
11차시_방송 프로그램 제작 편집 하기.
Flash를 이용한 벡터 애니메이션 제작.
Information Security - Wired Sniffing 실습
EndNote 정기교육 - STEP 1(2차)-
Electronic Engineering 2
Visual C# VS2010 IDE Tips & Tricks
EndNote 정기교육 - STEP 2- 일자: 2012년9월4일(화) 시간: 13:00-13:30(30분) 장소: 의학도서관.
Pspice를 이용한 전기/전자회로 모의해석 –
Image Styler 발표자 : 백승현 신홍범.
논리회로 설계 및 실험 2주차.
Agilent ADS 사용법.
소프트웨어 형상관리: 목차 변경 및 형상관리의 기초 개념 형상항목 확인 및 버전관리 변경관리 감사 및 감사보고 99_11
Electronic Engineering 2
1강 포토샵 기초 한겨레문화센터 전임강사 임 규 근.
C언어 개론.
주어진 가락에 이어 가락을 지어 봅시다 6학년 2학기 16. 가을맞이 (2/2) 음 악 제작의도 맨 처음 보이는 초기화면입니다
Information Security - Sniffing 실습.
2/4박자 리듬치며 노래 부르기 음악 3학년 3.구슬비 (1/3 ) 수업계획 수업활동 [제작의도]
HDD Error시 교체 -> Windows 재 설치 Check to data base Error
두마리 토끼를 잡아라! 「노키아」 김지환 수석연구원 삼성 지구환경연구소.
ADLAD System MANUAL [ ] SEM. Digital Appliance ADLAD System ?
Presentation transcript:

OrCad Capture 정원근

새로운 도면 만들기 File menu  New  Project 선택 Pspice Project option Layout을 사용하기 위한 Project option CPLD,FPGA design, Digital simulate용 OrCAD Express를 사용 하기 위한 Project option Schematic 작성용

Capture Window의 구성 Project manager window : Design file을 생성, open할 때 사용 전체 작업 진행을 관리하는 창 Schematic Page Editor Window : 회로 설계의 작성이 이루어지는 창 Session Log Window : 도면 완성 후 작업이 진행되는 내용들을 표시하는 창

Tool Palette 명 칭 설 명 단축키 Select 임의의 객체 선택 ESC Place part 부품 불러오기 P 명 칭 설 명 단축키 Select 임의의 객체 선택 ESC Place part 부품 불러오기 P Place wire 부품이나 심벌간 배선 연결 W Place net alias 배선과 버스에 임의의 이름(별명) 부여 N Place bus Multi로 연결되는 신호에 대한 버스라인 형성 B Place junction 배선과 배선의 접속점 표시 J Place bus entry 버스와 일반 wire와의 연결부분 지정 E Place power 회로도에 전원신호 연결 F Place ground 회로도에 접지신호 연결 G Hierarchical block 회로도에 계층구조의 블록 설정 [hierarchical] pin 계층구조의 블록 위에 핀 배치 [hierarchical] port 계층구조 핀과 연결되어 사용되는 포트 Off-page connetcor 평면구조의 회로도 연결시 사용되는 포트

도면 작성 순서 부품배치 선 그리기 선과 버스선 이름 지정하기 전원과 접지 심볼 배치 부품값과 footprint 지정 Annotate 실행 Design Rule Check 실행 Create Netlist 실행

주요 Hot Key 기능 단축키 Zoom in I Copy Ctrl+C Zoom out O 선택 Copy Ctrl+mouse Zoom to all + Repeat F4 Zoom center C Rotate R Redraw window F5 Mirror Horizontally H Cut Ctrl+X Mirror Vertically V Find Ctrl+F Properties(Edit) Ctrl+E

부품 찾기 Palette의 Place part 선택  단축키(P) Place part 창 열림 Add Library  library 전체 추가 (c:\Program file\OrCAD\capture\library) Libraries 상자에 있는 library 전체 선택 Part 상자에 검색할 부품 이름 입력  부품 확인  OK 마우스를 클릭하여 부품 배치 부품 배치 명령의 종료 - select 선택, ESC 키, 팝업 메뉴의 End Mode

선그리기 – Wire Palette Tool에서 Place Wire 선택 부품 핀 끝의 정사각형 클릭 이동하여 연결할 또 다른 핀의 정사각형 클릭  연결

선(wire)그리기 예제 직전에 연결한 선을 반복하여 그릴 경우  F4

선그리기 - Bus Palette Tool의 Place Bus 사용 클릭 팝업 메뉴의 End Wire

선그리기 – Bus Entry,Net Alias DATA[0..7]은 DATA0, DATA1,… DATA7의 이름을 가지고 있는 일곱개의 선으로 구성된 버스선을 의미 두 점 사이를 선으로 연결하지 않고 Net Alias를 이용하여 연결할 수 있다. 특히 두 점이 멀리 떨어져 있는 경우에 편리

페이지간 선 연결 Off-page connector : 하나의 도면을 여러 개의 페이지로 나누어서 작성하는 도면을 평면 구조라 한다. 이때 각 페이지를 연결하기 위해서 사용하는 것을 말함

평면도면의 예 Off- page connector사용

Ex1) 비안정 멀티바이브레이터 회로

또는 수평 밀러(H키), 수직 밀러(V키) 이용 사선 그리기 부품의 회전 : R, 팝업메뉴의 Rotate 또는 수평 밀러(H키), 수직 밀러(V키) 이용 사선 그리기 선 그리기 준비 상태에서 SHIFT 키를 누르면서 시작점 클릭 원하는 사선의 각도에서 클릭 전원 연결 : Place Power 선택 접지 연결 : Place Ground 선택

부품값 입력 부품 이름 더블클릭 부품번호 부품이름, 부품값 Value 상자에 부품값 입력

PCB Footprint값 지정 Footprint값은 layout P/G의 library manager에서 찾아 부품 더블 클릭 PCB Footprint 셀을 클릭풋프린트 값 입력(예: AX/.375X.100/.031)창닫기 부품이름 Footprint값 R AX/.375X.100/.031 CAPACITOR CPCYL1/D.200/LS.150/.031 LED CYL/D.200/LS.100/.031 TR TO92/100 Footprint값은 layout P/G의 library manager에서 찾아 copy 하는 것이 바람직함

Annotate – 부품번호 지정 Project Manager 를 선택하여 디자인 매니저 창을 활성화 시킨 후 Annotate 툴 선택  Action 상자에서 Reset part reference to “?” 선택  도면의 부품번호가 ?로 바뀜 Action 상자에서 incremental reference update 선택  부품번호 다시 부여

Design Rules Check – 전기적인 검사 DRC 툴 선택 에러가 발견되면 페이지 창에서 자동으로 표시됨 문제가 없는 곳에 Error가 발생하는 경우는 DRC 창의 ERC Matrix의 속성을 해제한다.

Create Netlist *.mnl 부품간의 선 연결 정보 Create Netlist 창에서 Layout을 선택 Option  Run ECO to Layout과 Layout 에서 사용할 단위 선택 Netlist를 만들기 전에 반드시 부품의 Footprint를 지정하는 것이 Layout의 초기작업을 쉽게할 수 있다.

최종 작업 후의 화면상태