Chapter 6 Physics of MOS Transistors

Slides:



Advertisements
Similar presentations
1 Microelectronics  CH1 Why Microelectronics?  CH2 Basic Physics of Semiconductors  CH3 Diode Circuits  CH4 Physics of Bipolar Transistors  CH5 Bipolar.
Advertisements

전자회로 II 1 1st Lecture: Electronic Circuit Design Hoi-Jun Yoo Semiconductor System Laboratory Dept. of E.E. KAIST.
실험 14 MOSFET 특성 실험 전자공학과 고급전자회로실험 실험 14. MOSFET 특성 실험.
1 Chapter 2 Basic Physics of Semiconductors  2.1 Semiconductor materials and their properties  2.2 PN-junction diodes  2.3 Reverse Breakdown.
Part 3. MOSFET의 기본과 응용전자회로 실험 1 /16 CHAPTER 12 소오스 팔로워 전자회로 실험.
전자회로 설계 Home Work # 서태규. HW#2 CS & Cascode Homework Homework [1] CL=0 일 때, Common-Source 증폭기 [2] CL=40pF 일 때, Common-Source 증폭기 [3] CL=0 일 때,
IT CookBook, 아날로그 CMOS 집적회로 설계 2장 “Razabi”2009
5 전계효과 트랜지스터(FET) IT CookBook, 전자회로.
전자파 연구실 Fast Beamforming of Electronically Steerable Parasitic Array Radiator Antennas: Theory and Experiment 세미나 자료 발표자 : 이동현 1.
임피던스(Impedance) 측정 일반물리 B실험실 일반물리실험 (General Physics Experiment)
Chapter 8 전계 효과 트랜지스터
42.11 트랜지스터 (Transistor) 트랜지스터 : 입력되는 전기신호를 증폭시킬 수 있는 3개의 단자로 이루어진 반도체 소자 FET(Field- Effect- Transistor) : S 단자(소스, source)와 D단자(드레인.
Entity Relationship Diagram
Thevenin’s Theorem 단위 DC 회로 V0 Rout (Output 저항) Vout (Output 신호,
Chapter 4 Physics of Bipolar Transistors
Chapter 10 Differential Amplifiers
Chapter 6. BJT의 특성 및 바이어스 회로
Chapter 7 전계 효과 트랜지스터.
실험 8. 연산증폭기 특성 목적 연산증폭기의 개관, 특성 및 사용법 이해 입력저항, 개루프 이득, 출력저항, 슬루레이트 등
CHAPTER 1 Semiconductor Diode
Medical Instrumentation. H.W #9
PART 3 반도체.
Ch. 7 전계효과 트랜지스터 (FET) 와 바이어스
실험 11. 트랜지스터 증폭기의 부하선 해석 방 기 영.
28장 전기회로.
FM transmitter 서울 시립대학교 공과대학 전자전기컴퓨터공학부 이 문 규 2006 실험 III.
CHAPTER 04 안테나 기초 Antenna Basics
전자기적인 Impedance, 유전율, 유전 손실
제 5장 전계효과 트랜지스터 (Field Effect Transistor)
전기에 대해 알아보자 영화초등학교 조원석.
IT CookBook, 아날로그 CMOS 집적회로 설계 1장 “Razabi”2009
실험 3 - 비선형 연산 증폭기 회로와 능동 필터 전자전기컴퓨터공학부 방 기 영.
MONOLITHIC FABRICATION PROCESSES
Chapter 9 Cascode Stages and Current Mirrors
실험1. 연산 증폭기 특성 전자전기컴퓨터공학부 방기영.
Sensor Signal Conditioning
Chapter 8 FET 증폭기.
IT CookBook, 아날로그 CMOS 집적회로 설계 9장“Razabi”2009
제 10 장 다이오드(Diodes) 10.1 다이오드의 선형 모델 10.2 전원장치 10.3 기타 다이오드
“DC POWER SUPPLY의 소개”.
Field Effect Transistors (전계 효과 트랜지스터)
Chapter 7 CMOS Amplifiers
14.1 다이오드 14.2 트랜지스터 14.3 특수반도체 소자 집적, 정류, 증폭 회로 14.7 펄스발진 회로
Electronic Devices and Circuit Theory
1장 전기 (Electricity) 전기 저항과 옴의 법칙 직렬 및 병렬 결합 전원 전력 종속 전원
Electronic Engineering 2
전 자 공 학 교재 : 그림으로 배우는 전자회로(신윤기)
Register, Capacitor.
센서 12. 자기장 센서 안동대학교 물리학과 윤석수.
실험 12. Op Amp 응용회로.
Ⅰ. 전기와 자기 전압.
Copyright Prof. Byeong June MIN
고체의 전도성 Electronic Materials Research Lab in Physics,
Lab #5. Capacitor and inductor
1 전기와 전기 회로(03) 전기 회로의 이해 금성출판사.
Thevenin & Norton 등가회로 1등 : 임승훈 - Report 05 - 완소 3조 2등 : 박서연
2. 누화와 케이블링 1. 서론 2. 용량성 누화 3. 유도성 누화 4. 복합적인 누화(누화의 일반적인 이해)
Common Emitter Amp. 참고 문헌 : 전자회로 5판, Sedra/Smith - 5장의 내용을 중심으로 구성.
Slide wire형 Wheatstone Bridge에 의한 저항 측정
Hall-Effect in Semiconductors
5.1-1 전하의 흐름과 전류 학습목표 1. 도선에서 전류의 흐름을 설명할 수 있다.
실험 13. MOSFET 소스 공통 증폭기 1 조 방 기 영.
5-8. 전기 제품에 열이 발생하는 이유는? 학습 주제 < 생각열기 >
회로 전하 “펌핑”; 일, 에너지, 그리고 기전력 1. 기전력(electro-motive force: emf)과 기전력장치
Applied Electronic Circuit
제16강 전기에너지와 전기용량 보존력: 중력, 정전기력 ↓ 포텐셜 에너지 전기 포텐셜 에너지
전류의 세기와 거리에 따른 도선 주변 자기장 세기 변화에 대한 실험적 고찰
Prof. Seewhy Lee Presents
Cuk LED driver output current ripple calculation
제3장 Bipolar Junction Transistor 전자정보공학 교수 이종복.
Presentation transcript:

Chapter 6 Physics of MOS Transistors 6.1 Structure of MOSFET 6.2 Operation of MOSFET 6.3 MOS Device Models 6.4 PMOS Transistor 6.5 CMOS Technology 6.6 Comparison of Bipolar and CMOS Devices

Chapter Outline CH 6 Physics of MOS Transistors

Metal-Oxide-Semiconductor (MOS) Capacitor V2 MOS 구조는 하나의 평판 capacitor로 간주 할 수 있고, top plate는 positive plate, oxide는 유전체, 그리고 Si 기판은 negative plate. (P-기판 가정) CH 6 Physics of MOS Transistors

Structure and Symbol of MOSFET Device가 대칭이므로, n+ 영역은 source나 drain 둘 다 사용 가능. CH 6 Physics of MOS Transistors

State of the Art MOSFET Structure Gate는 polysilicon으로, 절연체는 SiO2로 구성 n+는 자주 source/drain diffusion으로 불림  초기 제조 법 CH 6 Physics of MOS Transistors

Formation of Channel 우선, 양의 gate 전압이 hole을 쫓아내므로, 음이온을 남겨두고 공핍영역을 형성. 그리고, 전자들이 이 interface로 달라 붙음  channel 형성 (“inversion layer”). CH 6 Physics of MOS Transistors

Voltage-Dependent Resistor MOSFET의 inversion channel은 저항으로 볼 수 있음. Channel 안의 전하밀도는 gate 전압과 관계가 있고, 이 저항은 또한 전압-종속적임 CH 6 Physics of MOS Transistors

Ex 6.1) Voltage-Controlled Attenuator gate 전압이 줄어들면, 채널 저항이 커지므로 출력은 떨어짐. 이러한 이득 제어는 기지국 근처의 휴대전화가 saturation이 되는 것을 방지함 Variable gain amplifier로 사용 CH 6 Physics of MOS Transistors

MOSFET Characteristics MOS 특성은 VD를 일정하게 하고 VG 를 변동하거나, VG를 일정하게 하고 VD를 변동시켜 측정함 (d)는 채널 저항의 전압 종속성을 보임. 전류는 drift? 아니면 diffusion? CH 6 Physics of MOS Transistors

Ex 6.2) L and tox Dependence 작은 gate length와 oxide 두께는 낮은 채널 저항을 보이고 결국 Drain 전류를 크게 한다. CH 6 Physics of MOS Transistors

Effect of W gate width가 증가하면, 저항 감소로 인하여 전류 증가함. 그러나, gate capacitance 또한 증가하여 회로의 속도를 제한함. W의 증가는 두 device를 병렬로 만드는 것과 같음 CH 6 Physics of MOS Transistors

Channel Potential Variation Drain과 source 사이에 채널저항이 있으므로, drain이 source 보다 높은 전위로 bias 되면, channel 전위는 source 에서 drain 까지 증가하고, gate 와 채널 사이의 전위는 감소함. CH 6 Physics of MOS Transistors

Channel Pinch-Off Gate와 drain사이의 채널 전위차가 양의 값으로 증가하면, interface 아래 inversion layer는 drain 주위에서 pinch off 되기 시작함 VG – VD = Vth일 때, drain에서의 채널은 완전히 pinch off 되고, VG – VD < Vth이면 channel length는 줄어들기 시작함. CH 6 Physics of MOS Transistors

Channel Charge Density Cox : F/m2 채널전하밀도는 gate capacitance/길이 × (gate 전압 – 문턱전압). CH 6 Physics of MOS Transistors

Charge Density at a Point X를 채널의 한 지점이라 하고, V(x)를 그 전위라 하면; 전하밀도/단위길이에 대한 식 CH 6 Physics of MOS Transistors

Charge Density and Current Source에서 drain으로 흐르는 전류 (전자에 의한)는 채널의 전하밀도와 전하 속도에 관계 있음 CH 6 Physics of MOS Transistors

Drain Current CH 6 Physics of MOS Transistors

Parabolic ID-VDS Relationship VG 를 일정하게 하고 VDS를 변동시켜 parabolic 관계를 얻음 VDS = VGS- VTH 일 때 최대 전류가 흐름 CH 6 Physics of MOS Transistors

Ex 6.3) ID-VDS for Different Values of VGS CH 6 Physics of MOS Transistors

VDS << 2(VGS – VTH) 이면 Linear Resistance VDS << 2(VGS – VTH) 이면 작은 VDS에서는 transistor를 하나의 저항으로 볼 수 있으며 이 저항은 gate 전압에 관계함 electronic switch에 쓰임 CH 6 Physics of MOS Transistors

Ex 6.4) Application of Electronic Switches cordless 전화에서는 하나의 안테나로 송신과 수신을 동시에 하며, 스위치로 송신기가 수신기를 안테나로 연결함 CH 6 Physics of MOS Transistors

Ex 6.5) Effects of On-Resistance 신호감쇄를 줄이기 위하여 스위치의 Ron 은 가능한 한 작아야 함.  큰 W/L aspect ratio 및 큰 VGS 필요 CH 6 Physics of MOS Transistors

Different Regions of Operation VDS << 2(VGS – VTH) Deep triode region (transistor는 저항처럼) CH 6 Physics of MOS Transistors

Saturation 영역에서의 전류 VGS – VTH: overdrive 전압 MOSFET: square-law device

How to Determine ‘Region of Operation’ Gate와 drain 사이 전압 > VTH  MOSFET: triode region Gate와 drain 사이 전압 ≤ VTH MOSFET: saturation region. CH 6 Physics of MOS Transistors

Ex 6.6) Triode or Saturation? VG가 1.01V로 증가하면 동작 영역을 모를 때에는, 영역을 추측 (with an intelligent guess). 그리고 나서 계산 결과를 추측과 비교함 CH 6 Physics of MOS Transistors

Bipolar transistor 와 MOSFET의 차이점 VBE = VCE: active 영역의 끄트머리 IC – VBE가 지수함수 관계: gm이 큼 대부분의 transistor가 동일 크기 및 IS VDS = VGS – VTH: saturation 영역 끄트머리 ID – VGS가 제곱관계 각 transistor의 aspect ratio가 다름 Gate 전류가 없음

Ex 6.7 VGS = 1V로 Triode에 들어가려면 VDS < VGS – VTH = 0.6V ID는 W/L와 선형적으로 비례하므로 VGS가 1mV 증가하면 ID = 248.04 μA

Ex 6.8 Saturation 끄트머리  VGS – VTH = VDS = VDD – IDRD

6.2.3 Channel-Length Modulation Saturation 영역에서 전류가 일정하다고 한 것은 옳지 않음. VD가 증가할 수록 채널의 끝점이 source 쪽으로 이동하므로 ID 가 증가함 (ID는 L에 반비례). 그러므로 saturation 영역에서의 전류는 Drain 전압의 약한 함수. CH 6 Physics of MOS Transistors

 and L BJT의 Early 전압과 다르게, channel- length modulation factor (λ)는 회로 설계자가 제어 가능함 long L에서는, channel-length modulation 효과가 short L의 효과보다 작음 CH 6 Physics of MOS Transistors

Ex 6.9) ID = 1mA, VDS = 0.5V ID1 = 1mA, VDS1 = 0.5V, VDS2 = 1V, λ = 0.1 V-1

6.2.4 Transconductance ID Transconductance는 gate 전압이 변할 때, drain 전류가 얼마나 크게 변하는지에 대한 척도 3가지 다른 표현이 존재함 CH 6 Physics of MOS Transistors

Ex 6.11) Doubling of gm Due to Doubling W/L W/L가 배가 되면, 두 개의 transistor를 병렬로 연결하는 것과 같으므로, 전류 그리고 gm 을 두 배로 함 (VGS-VTH 가 일정하다면) CH 6 Physics of MOS Transistors

Velocity Saturation 채널이 매우 짧으므로, 현대의 MOS 소자는 VDS가 작아도 속도 포화를 나타내고 있다. 포화된 속도로, drain 전류는 gate 전압과 선형관계를 나타내며, gm은 W의 함수임. CH 6 Physics of MOS Transistors

Body Effect Source의 전위가 bulk 전위에서 벗어나면, threshold 전압이 바뀐다. CH 6 Physics of MOS Transistors

Subthreshold conduction

6.3 MOS Device Models Large-Signal Model Saturation 영역 Deep triode 영역 VDS에 기반하여 MOSFET는 다양한 large-signal model로 표현할 수 있다. CH 6 Physics of MOS Transistors

Ex 6.13) Behavior of ID with V1 as a Function V1이 Source에 연결되어 있으므로, 증가할수록, 전류는 감소함 CH 6 Physics of MOS Transistors

6.3.2 Small-Signal Model Bias 점이 크게 변동하지 않으면, 소신호 모델을 사용하여 계산 가능함. channel-length modulation을 표현하기 위하여, 출력 저항을 추가함 CH 6 Physics of MOS Transistors

6.4 PMOS Transistor PNP transistor 처럼, hole에 의한 전류를 바탕으로 한 MOS 소자를 만들 수 있음  PMOS transistor. 모든 극성을 반전시키면 NMOS device 처럼 동작함 CH 6 Physics of MOS Transistors

Ex 6.15 VDD = 2.5V, |VTH| = 0.5V V1이 0  VDD까지 증가하면 동작영역은? V1 = VDD  VGS = 0, M1 off V1  VDD - |VTH| 까지 하락하면 M1 turns on, VG = VDD - |VTH| = 2V: M1 saturation V1 < VDD - |VTH|이면 ID 증가 V1 = 1V - |VTH| = 0.5V 이면 M1: triode 끄트머리 V1 < 0.5V 이면 M1: triode 영역

PMOS Equations CH 6 Physics of MOS Transistors

Ex 6.16) Small-Signal Model of PMOS Device PMOS device의 small-signal model은 NMOS transistor의 그것과 동일함; 그러므로, RX = RY = (1/gm)||ro. CH 6 Physics of MOS Transistors

CMOS Technology p-substrate 안에 n-well을 성장시키는 것이 가능하므로 NMOS와 PMOS가 동시에 존재가능. CMOS, or “Complementary MOS”. CH 6 Physics of MOS Transistors

Comparison of Bipolar and MOS Transistors 주어진 bias 전류조건에서는 Bipolar device가 지수함수특성으로 인하여 MOSFET 보다 큰 gm을 나타낸다. CH 6 Physics of MOS Transistors

숙제 4 6.15 6.22 6.32 6.35