플립 플롭 회로
목 차 ● RS플립 플롭 ● D 플립 플롭 ● JK 플립플롭 ● T 플립 플롭 ● F-F 진리표 정리
플립 플롭 회로 ● 개념 : 논리회로에서 현재의 입력상태를 그대로 유지하게 만든 회로
RS 플립 플롭 회로 ● 입력단자를 두어 출력값을 조정 가능하도록 구성 R S(t) R(t) Q(t+1) Qt 1 모순 S
● 상태 방정식 Q(t+1)=S+(R'∙Q) ● 동기신호가 있을때 동작하는 RS플립 플롭 Q SR 1 0 0 0 1 1 1 X 1 0 0 0 1 1 1 X 1 0 Q(t+1)=S+(R'∙Q) ● 동기신호가 있을때 동작하는 RS플립 플롭
쉬어 가기……. ● XOR 게이트를 NAND게이트로 구성하기 AB’+A’B=(AB’+A’B)’’=((AB’)’(A’B)’)’
D-플립 플롭 회로 ● 부정상태를 없앤 RS플립플롭 ● 상태 방정식 Q(t+1)=D S(t) R(t) Q(t+1) 1 Q D 1 ● 상태 방정식 Q D 1 Q(t+1)=D
JK-플립 플롭 회로 ● RS플립플롭의 출력을 입력으로 교차 되먹임 시킨 회로 J(t) K(t) Q(t+1) Q(t) 1 Q(t) 1 Q’(t)
● 상태 방정식 Q J K 1 0 0 0 1 1 1 1 0 Q(t+1)=JQ’+K’Q
T Flip - Flop ● JK플립플롭의 입력을 하나로 묶은 회로 Q(t+1)=T’Q+TQ’ S(t) R(t) Q(t+1) 1 Q T 1 Q(t+1)=T’Q+TQ’
진리표 정리 ● 플립플롭에서 특정상태가 되도록 하는 입력값 정리 Q(t) Q(t+1) RS FF D FF JK FF T FF St Rt Dt Jt Kt Tt 0 0 0 X 0 1 1 0 1 1 X 1 0 0 1 X 1 1 1 X 0
수고하셨습니다.