플립 플롭 회로.

Slides:



Advertisements
Similar presentations
영남본부 현안사항 노동조합. -1- 현황 및 문제점 ( 단위 : 개 ) 가. 문제점 1) 현장구역과 회수업무 병행 - 공중전화유비보수, 모뎀회수 업무 2) 토, 일, 공휴일, 야간 근무 - KT 에서는 야간 및 휴일근무 부정적.
Advertisements

13 강 논리회로 2 과목 전자계산기 구조 강사 이 민 욱. 13 강 논리회로  논리회로 1. 부울 대수 (Boolean Algebra) 에서 사용하는 기본 연산자 ① 논리부정 : NOT ( ` ) 논리부정은 F = NOT A 의 표현을 F =A` 로 표현 ② 논리곱.
레지스터 (Register) IT CookBook, 디지털 논리회로 11. 2/31 학습목표  네 가지 기본형 레지스터의 동작을 이해한다.  양방향 시프트 레지스터의 동작을 이해한다.  레지스터의 주요 응용분야를 이해한다.  MSI 시프트 레지스터 IC 의 외부접속.
레지스터 (Register) IT CookBook, 디지털 논리회로 학습목표 및 목차 네 가지 기본형 레지스터의 동작을 이해한다. 양방향 시프트 레지스터의 동작을 이해한다. 레지스터의 주요 응용분야를 이해한다. MSI 시프트 레지스터 IC 의 외부접속.
예비보고서1 : 8개의 푸시버튼 스위치가 있다. 이 스위치에 각각 0~7개까지의 번호를 부여하였다고 하자
대학2부 광고 시간입니다.
1월 19일 주일오전예배 핸드폰 전원을 꺼주시기 바랍니다.
컴퓨터시스템구조 개요 Lecture #1.
9 동기순서논리회로 IT CookBook, 디지털 논리회로.
VHDL 프로그램은 비동기 Reset을 갖는 D 플립플롭을 구현한 것이다
5과 하나님의 말씀인 성경.
2017 은광교회 청년디모데 여름 수련회 ( ).
컴퓨터의 논리 회로.
카르노 맵을 이용한 간략화 2) 입력변수가 n이면 2n 개의 빈칸 작성 3) 민텀은 “1”, 맥스텀은 “0”을 해당칸에 기입
5장. 순차 논리 회로 Lecture #5.
래치(latch) S R Q Q 1 기본적인 플립플롭(basic flip flop)으로 1비트의 정보를 저장할 수 있는 소자
Sequential logic circuit
Chapter 08. 플립플롭.
DC Motor Control Robotics_LAB 유 홍 선.
제4장 조합논리회로 내용 4.1 조합논리회로 설계 과정 4.2 산술회로 : 가산기(adder)/ 감산기(subtractor)
디지털논리실습 기본 논리 게이트 부울대수 조합회로.
실험 8. 연산증폭기 특성 목적 연산증폭기의 개관, 특성 및 사용법 이해 입력저항, 개루프 이득, 출력저항, 슬루레이트 등
오브젝트 플립플롭 IT CookBook, VHDL을 이용한 디지털 회로 입문.
공학실험.
Chapter 5 순차회로.
논리 회로 설계 기초 (2) Lecture #2.
실험 11. 트랜지스터 증폭기의 부하선 해석 방 기 영.
실험 3 - 비선형 연산 증폭기 회로와 능동 필터 전자전기컴퓨터공학부 방 기 영.
오브젝트 조합 회로 IT CookBook, VHDL을 이용한 디지털 회로 입문.
Chap 9. Programmable logic and memory
RS 및 D 플립플롭 RS Flip Flop 래치는 어떤 입력 레벨에 의해서 제어되는 데 플립플롭은 클록 입력이라고
JK 및 T 플립플롭 JK Flip-Flop JK 플립플롭은 디지털 시스템에서 가장 많이 사용되고 있는 플립플롭으로
Chapter 02 논리회로.
컴퓨터 응용과 3학년 1반 조장 김영조 조원 구본건 , 임선택
디지털회로설계 16. 동기식 카운터.
Stop Watch <결과 보고서>
디지털논리실습.
2장 논리 회로와 활용 2장 논리회로와 활용.
디 지 털 공 학 한국폴리텍V대학.
6장 순차회로 시스템 상태표와 상태도 래치와 플립플롭 순차 시스템의 해석.
Q.T 교실 Q.T란 무엇인가? 왜 Q.T를 해야 하는가? Q.T를 어떻게 할까? Q.T 주의점은? Q.T를 직접 해 볼까요?
7 기억장치 및 프로그래머블 논리.
플립플롭, 카운터, 레지스터 순서회로 플립플롭 카운터 레지스터.
디지털회로설계_강의안1 1. NOT, OR, AND 게이트.
논리회로 및 실험 조합논리회로 (1) - Adder
오브젝트 순서회로 IT CookBook, VHDL을 이용한 디지털 회로 입문.
Digital design 5장. 동기식 순차논리.
동기식 카운터 설계.
논리회로 설계 및 실험 5주차.
6 레지스터와 카운터.
디지털회로설계_강의안2 NOR, NAND 게이트 불대수와 드모르강 정리.
안산1대학 제 2 장 디지털 논리회로.
디지털 논리의 표현 디지털 회로 디지털 회로 구현
제 15 장 디지털 회로 (Digital Circuits)
6. 레지스터와 카운터.
Chapter 03 순서 논리회로.
Chapter 5. 자료의 연산과 논리회로 e-learning Computers.
제디아가 만들고 세계가 듣는다. 기능 특성 JSE-174A
제5과 경건의 시간은 이렇게 합니다..
7세그먼트 표시기.
래치(latch) 일반적으로 플립플롭과는 별개의 부류로 분류되는 쌍안정 형태의 저장소자이다.
RAM RAM 읽기 동작(read) RAM 쓰기 동작(write) 1. 주소선을 통해 주소값 입력.
Chapter 5. 자료의 연산과 논리회로 e-learning Computers.
제11강 PC정비사 1급(필기) Lee Hoon Copyright(c) 2008 LeeHoon All rights reserved.
논리회로 설계 및 실험 4주차.
디지털회로설계_강의안3 4. X-OR, X-NOR 게이트 5. 오픈컬렉터와 3상태 버퍼/인버터.
생산수준, 고용수준, 잔업수준, 하청수준, 재고수준 결정
컴퓨터는 어떻게 덧셈, 뺄셈을 할까? 2011년 10월 5일 정동욱.
버스와 메모리 전송 버스 시스템 레지스터와 레지스터들 사이의 정보 전송을 위한 경로
디 코 더 n비트의 2진 코드를 입력으로 받아들여 최대 2n개의 서로 다른 정보로 바꿔 주는 조합 회로
Presentation transcript:

플립 플롭 회로

목 차 ● RS플립 플롭 ● D 플립 플롭 ● JK 플립플롭 ● T 플립 플롭 ● F-F 진리표 정리

플립 플롭 회로 ● 개념 : 논리회로에서 현재의 입력상태를 그대로 유지하게 만든 회로

RS 플립 플롭 회로 ● 입력단자를 두어 출력값을 조정 가능하도록 구성 R S(t) R(t) Q(t+1) Qt 1 모순 S

● 상태 방정식 Q(t+1)=S+(R'∙Q) ● 동기신호가 있을때 동작하는 RS플립 플롭 Q SR 1 0 0 0 1 1 1 X 1 0 0 0 1 1 1 X 1 0 Q(t+1)=S+(R'∙Q) ● 동기신호가 있을때 동작하는 RS플립 플롭

쉬어 가기……. ● XOR 게이트를 NAND게이트로 구성하기 AB’+A’B=(AB’+A’B)’’=((AB’)’(A’B)’)’

D-플립 플롭 회로 ● 부정상태를 없앤 RS플립플롭 ● 상태 방정식 Q(t+1)=D S(t) R(t) Q(t+1) 1 Q D 1 ● 상태 방정식 Q D 1 Q(t+1)=D

JK-플립 플롭 회로 ● RS플립플롭의 출력을 입력으로 교차 되먹임 시킨 회로 J(t) K(t) Q(t+1) Q(t) 1 Q(t) 1 Q’(t)

● 상태 방정식 Q J K 1 0 0 0 1 1 1 1 0 Q(t+1)=JQ’+K’Q

T Flip - Flop ● JK플립플롭의 입력을 하나로 묶은 회로 Q(t+1)=T’Q+TQ’ S(t) R(t) Q(t+1) 1 Q T 1 Q(t+1)=T’Q+TQ’

진리표 정리 ● 플립플롭에서 특정상태가 되도록 하는 입력값 정리 Q(t) Q(t+1) RS FF D FF JK FF T FF St Rt Dt Jt Kt Tt 0 0 0 X 0 1 1 0 1 1 X 1 0 0 1 X 1 1 1 X 0

수고하셨습니다.