디지털회로설계_강의안2 NOR, NAND 게이트 불대수와 드모르강 정리.

Slides:



Advertisements
Similar presentations
열왕기 상하는 중요하다 ! 왜 ? 시가 3 권 예언서 12 원 열왕기 상하는 중요하다 ! 대라느스 단겔학슥말.
Advertisements

13 강 논리회로 2 과목 전자계산기 구조 강사 이 민 욱. 13 강 논리회로  논리회로 1. 부울 대수 (Boolean Algebra) 에서 사용하는 기본 연산자 ① 논리부정 : NOT ( ` ) 논리부정은 F = NOT A 의 표현을 F =A` 로 표현 ② 논리곱.
사랑과 기쁨으로 연합하는 제 2 회 전교인 한마음 운동회 제 2 회 전교인 한마음 운동회 설명회 대한예수교장로회 자 양 교 회 1.
대구 영적 도해 도시를 위한 연합기도 모임. 고조선과 삼한 BC 2166 : 아브라함 탄생 BC 1500 : 모세 부르심 BC 1000 : 다윗 왕국 BC 587 : 남 유다 멸망 BC 108 : 고조선 멸망 고조선 후기에 남쪽지방은 삼한시대 : 마한, 변한, 진한 진한은.
2장 조합논리회로 순천향대학교 정보기술공학부 이상정.
(2) 고대 국가의 성립  1) 고대 국가의 성격    ① 중앙 집권 체제      - 국왕의 지위 강화, 부족장 세력의 통합,
이탈리아 피자스파게티올리브등.
고입특강 과학 중학교 1학년 단원 1. 지구의 구조 대기권 지구의 내부.
목 차 PART 1 : 하나님나라로 성경관통 PART 2 : 하나님나라로 구약관통 PART 3 : 하나님나라로 구약 권별 관통
예비보고서1 : 8개의 푸시버튼 스위치가 있다. 이 스위치에 각각 0~7개까지의 번호를 부여하였다고 하자
2015 담당 강사 : 정세진 중국 명문 감상 2015 담당 강사 : 정세진
암 보다 더 무서운 당뇨 2010년 [아시아경제 강경훈 기자 ].
                                  8장 A/D 변환기 A/D Converter? A/D Converter 원리 Bit 수와 최대범위 및 해상도와의 관계.
빛과소금의교회 바이블스쿨 교재 8시간 만에 끝내는 성경의 맥(脈) 잡기 장창영 목사.
2D 게임프로그래밍 프로젝트 2차 발표 유제원.
요한계시록 진행과정 장 차 될 일 천년왕국(20:4-6)/흰보좌(20:11-15) 20
래치(latch) S R Q Q 1 기본적인 플립플롭(basic flip flop)으로 1비트의 정보를 저장할 수 있는 소자
제4장 조합논리회로 내용 4.1 조합논리회로 설계 과정 4.2 산술회로 : 가산기(adder)/ 감산기(subtractor)
디지털논리실습 기본 논리 게이트 부울대수 조합회로.
주요 내용 부울 대수 부울 함수의 표현 카노우 맵(Karnaugh Map) 논리 회로의 최소화.
예수님 탄생 목자.박사들 경배 (마2:1-12, 눅 2:1-7).
최소항(minterm) 모든 변수가 단지 한번씩 사용되어 logical AND된 형태의 function으로 n개의 변수에 대해 2n개의 최소항 존재 진리표에서 변수들의 각 조합 변 수 최소항(minterm) 최대항(maxterm) x y z 논리식 기호 항 xyz
수학 I 2. 방정식과 부등식.
오브젝트 조합 회로 IT CookBook, VHDL을 이용한 디지털 회로 입문.
Chapter 01 디지털 논리회로.
RS 및 D 플립플롭 RS Flip Flop 래치는 어떤 입력 레벨에 의해서 제어되는 데 플립플롭은 클록 입력이라고
인류의 분산 언어의 대 혼잡시기 창조,타락 홍수 바벨탑사건 아브라함 모세 BC 고조선 하/은/주 (창 11:7,9) 『[7] 자, 우리가.
디지털회로설계 16. 동기식 카운터.
디지털회로설계_강의안7 10. 인코더와 디코더.
한국방송통신대학교 출석수업 컴퓨터과학과 디지털논리회로 담 당 : 김 룡
도덕 1학년 1학기 2. 개성신장과 인격 도야:인물학습 석가모니 인물학습 -석가모니.
디지털논리실습.
2장 논리 회로와 활용 2장 논리회로와 활용.
디 지 털 공 학 한국폴리텍V대학.
이재상 기본 논리회로와 불의 대수 이재상
우리생활속의 확률 이용사례탐구 한림초등학교영재학급 6학년 김수민.
3. 게이트레벨 최소화.
플립 플롭 회로.
플립플롭, 카운터, 레지스터 순서회로 플립플롭 카운터 레지스터.
디지털회로설계_강의안1 1. NOT, OR, AND 게이트.
논리회로 및 실험 조합논리회로 (1) - Adder
Term Projects 다음에 주어진 2개중에서 한 개를 선택하여 문제를 해결하시오. 기한: 중간 보고서: 5/30 (5)
안산1대학 제 2 장 디지털 논리회로.
Prof. Seewhy Lee Presents
쿰란 쿰란 와디 항공촬영 .
제12주제 갈보리언덕에서 누가복음 23:33-49.
제 15 장 디지털 회로 (Digital Circuits)
보라 처녀가 잉태하여 아들을 낳을 것이요 그 이름은 임마누엘이라 하리라 (이사야7:14)
Chapter 5. 자료의 연산과 논리회로 e-learning Computers.
2. Boole 대수와 논리 게이트.
약식 진리표  ∧ ∨ → ↔  =.
발표: G2 박진수 사도요한 준비: G2 박진수 사도요한 T3 김택준 미카엘
7세그먼트 표시기.
회로해석 및 논리회로실험 (정승기 교수님, 김신아 조교님)
耽羅國 建國神話 허남춘(제주대 국문학과 교수)
요한 계시록 2:12~17 버가모 교회 : 예수님의 모습-좌우에 날썬 검을 가진자 13절-예수님께서 사는 곳을 아신다.
RAM RAM 읽기 동작(read) RAM 쓰기 동작(write) 1. 주소선을 통해 주소값 입력.
Chapter 5. 자료의 연산과 논리회로 e-learning Computers.
동양의 색채 1.인 도 인더스 강 유역에서 고대(B.C 2000 ~ 3000)의 청동기시대에 문화가 이미 발달하였고, 메소포타미아와 유사하고 이는 신에 관한 것이 많고, 도시계획이 이루어져 있었으며, 이 시대부터 모자이크 타일이나 돌에 의한 다채로운 재료가 사용되었다.
제11강 PC정비사 1급(필기) Lee Hoon Copyright(c) 2008 LeeHoon All rights reserved.
진리 나무 Truth-tree  ∧ ∨ → ↔  =.
디지털회로설계_강의안3 4. X-OR, X-NOR 게이트 5. 오픈컬렉터와 3상태 버퍼/인버터.
디지털논리 회로 1차설계 예비보고서 2006 송만성 2007이상진 2007배정준 2007김효진.
수학 10-가 단계 Ⅰ수와 연산> 1.집합과 명제 > 1. 집합 > 3/9 집합 수업계획 수업활동.
2012년 9월 16일 바벨탑 사건과 셈의 후손들의 족보 ▣말씀:창세기 11:1-32 예 수 복 된 교 회.
컴퓨터는 어떻게 덧셈, 뺄셈을 할까? 2011년 10월 5일 정동욱.
논리 회로 설계 기초 (1) Lecture #2 임베디드 하드웨어.
                                  6장 엔코드 디코드 회로 10진수와 2진수의 변환 및 표시 4 7 A B C D BCD 변환.
2015년 2학기 PULSE 4 전자물리실험 05 - 수위 감지 경보 회로 - DSU 메카트로닉스 융합공학부 -
Presentation transcript:

디지털회로설계_강의안2 NOR, NAND 게이트 불대수와 드모르강 정리

실험 2. NOR, NAND 게이트 실험 목적 3. 논리 상태 변환 이해 1. 회로 구성 방법 이해

NOR 게이트의 특성 Y = A + B = A · B

NOR 게이트의 IC 7402 7414

NAND 게이트의 특성 Y = A · B = A B = A + B

NAND 게이트의 IC 7400 7413

기본 논리 게이트의 NAND/NOR 게이트 변환

기본 논리 게이트의 NAND/NOR 게이트 변환

기본 논리 게이트의 NAND/NOR 게이트 변환

6. 기초 실험 (1) NAND 1) 논리식 2) 진리표 입력 출력 A B Y 1 Y = A · B = A B = A + B

(2) OR 1) 변환 회로 2) 논리식 3) 진리표 입력 출력 A B X Y 1 Y = A + B

(3) AND 1) 변환 회로 2) 논리식 3) 진리표 입력 출력 A B X Y 1 Y = A · B

7. 응용 실험 다음 회로를 실험하여 진리표를 완성하시오 입력 출력 A B C X 1

실험 결과 보고서 – 실험 2 1. 응용 실험 결과 (사진 포함) 2. P 57의 (3) 회로의 논리식 3. 실험결과 및 고찰 * 단, #4는 (1)의 실험 결과로 타이밍도 완성 * 방법: 개인 자필로 작성한다.

실험 3. 불대수와 드모르강 정리 실험 목적 1. 불 대수의 정리 이해 2. 드모르강 정리의 이해 실험 3. 불대수와 드모르강 정리 실험 목적 1. 불 대수의 정리 이해 2. 드모르강 정리의 이해 3. 드모르강 정리를 이용한 게이트 변환 습득

불 대수의 정리 (1) 곱의 법칙 A · 0 = 0 A · 1 = A A · A = A A · A = 0

불 대수의 정리 (3) 교환 법칙 (2) 합의 법칙 A · B = B · A A + 0 = A A + B = B + A

불 대수의 정리 (4) 결합 법칙 (A · B) ·C = A · (B ·C) = A · B ·C (A + B) +C

불 대수의 정리 (5) 분배 법칙 A B + AC = A(B+C) (A + B) (A + C) = A + BC

불 대수의 정리 (5) 분배 법칙 (A + B) (C + D) = AC + AD + BC + BD

4. 드모르강 정리 논리합의 부정 A + B = A · B

4. 드모르강 정리 논리곱의 부정 A · B = A + B

5. 기초실험 (1) 다음 회로를 실험하고 진리표를 완성하라 X = (A+B)(A+C) = A+BC Y = A + BC

(2) 다음 회로를 실험하고 진리표를 완성하라 X = A · B Y = A + B

6. 응용실험 X = A B C + A B Y = A + B C (1) 다음 회로를 실험하고 진리표를 완성하라

(2) 다음 회로를 실험하고 진리표를 완성하라 (숙제)

(3) 다음 회로를 실험하고 진리표를 완성하라 (숙제)

실험 결과 보고서 – 실험 3 1. 응용 실험 결과 (사진 포함) 2. 응용 실험 진리표 작성 – (2) (3) 3. 실험결과 및 고찰 * 방법: 개인 자필로 작성한다.