디지털회로설계_강의안3 4. X-OR, X-NOR 게이트 5. 오픈컬렉터와 3상태 버퍼/인버터.

Slides:



Advertisements
Similar presentations
사랑과 기쁨으로 연합하는 제 2 회 전교인 한마음 운동회 제 2 회 전교인 한마음 운동회 설명회 대한예수교장로회 자 양 교 회 1.
Advertisements

2장 조합논리회로 순천향대학교 정보기술공학부 이상정.
예비보고서1 : 8개의 푸시버튼 스위치가 있다. 이 스위치에 각각 0~7개까지의 번호를 부여하였다고 하자
임피던스(Impedance) 측정 일반물리 B실험실 일반물리실험 (General Physics Experiment)
2015년 2학기 PULSE 4 전자물리실험 02-트랜지스터를 이용한 LED 스위칭 회로 - DSU 메카트로닉스 융합공학부 -
                                  8장 A/D 변환기 A/D Converter? A/D Converter 원리 Bit 수와 최대범위 및 해상도와의 관계.
                                  7장 D/A 변환기 D/A Converter? D/A Converter 원리 Bit 수와 최대범위 및 해상도와의 관계.
제 3 장 74HC541 소자를 이용한 키 입력 및 74HC574로 출력하기.
아날로그 입력과 출력.
디 지 털 공 학 한국폴리텍V대학.
제4장 조합논리회로 내용 4.1 조합논리회로 설계 과정 4.2 산술회로 : 가산기(adder)/ 감산기(subtractor)
2015년 2학기 PULSE 4 전자물리실험 05 - 수위 감지 경보 회로 - DSU 메카트로닉스 융합공학부 -
디지털논리실습 기본 논리 게이트 부울대수 조합회로.
실험 8. 연산증폭기 특성 목적 연산증폭기의 개관, 특성 및 사용법 이해 입력저항, 개루프 이득, 출력저항, 슬루레이트 등
I/O JIG 1. 외형도 (판매제품) 1) PCB Ass’y만 제공 2) 전원공급장치(SMPS)는 사용자 별도 구입
오브젝트 플립플롭 IT CookBook, VHDL을 이용한 디지털 회로 입문.
실험 11. 트랜지스터 증폭기의 부하선 해석 방 기 영.
최소항(minterm) 모든 변수가 단지 한번씩 사용되어 logical AND된 형태의 function으로 n개의 변수에 대해 2n개의 최소항 존재 진리표에서 변수들의 각 조합 변 수 최소항(minterm) 최대항(maxterm) x y z 논리식 기호 항 xyz
Introduction to Lab. Instruments
실험 3 - 비선형 연산 증폭기 회로와 능동 필터 전자전기컴퓨터공학부 방 기 영.
오브젝트 조합 회로 IT CookBook, VHDL을 이용한 디지털 회로 입문.
RS 및 D 플립플롭 RS Flip Flop 래치는 어떤 입력 레벨에 의해서 제어되는 데 플립플롭은 클록 입력이라고
Chapter 02 논리회로.
Chapter 8 FET 증폭기.
4.1 함수(신호)발생기로 클럭펄스 만들기 ② ① - 신호발생기의 출력을 오실로스코프로 보면서 1 Hz 클럭펄스를 만든다.
483(W) x 88(H) x 260(D) / 19(W) x 3.5(H) x 10.2(D)
컴퓨터 응용과 3학년 1반 조장 김영조 조원 구본건 , 임선택
디지털회로설계 16. 동기식 카운터.
디지털회로설계_강의안7 10. 인코더와 디코더.
한국방송통신대학교 출석수업 컴퓨터과학과 디지털논리회로 담 당 : 김 룡
BUCK 컨버터 실험 실험 준비 실험 진행 및 결과 첨부. SCR 게이트 펄스 만들기 목 차
소속 : 집적회로 연구실 이름 : 장형식 PSPICE 8.0 사용법 소속 : 집적회로 연구실 이름 : 장형식 전자회로 2 PSPICE 사용법.
PC오실로스코프 & 주파수발생장치 캡스톤 22조 차재호 박진우.
디지털논리실습.
임피던스 측정 B실험실 일반물리실험 (General Physics Experiment).
6.1 정류회로 6.2 평활회로 6.3 안정화 전원 6.4 IC를 이용한 안정화 회로
Introduction to OrCAD Capture
플립 플롭 회로.
6조 Op-Amp 응용 함수발생기 설계 예비제안발표
플립플롭, 카운터, 레지스터 순서회로 플립플롭 카운터 레지스터.
디지털회로설계_강의안1 1. NOT, OR, AND 게이트.
오브젝트 디지털 IC IT CookBook, VHDL을 이용한 디지털 회로 입문.
논리회로 및 실험 조합논리회로 (1) - Adder
금속탐지기 4조 기초 전자 회로 실험 프로젝트 중간 보고서 김병로 박신욱
9. 카운터 9-1 비동기 카운터 9-2 동기 카운터 9-3 업/다운 동기 카운터 9-4 동기카운터 설계
Chapter 5 트랜지스터 바이어스 회로.
논리회로 설계 및 실험 5주차.
디지털회로설계_강의안2 NOR, NAND 게이트 불대수와 드모르강 정리.
안산1대학 제 2 장 디지털 논리회로.
2019년도 전자정보공학과 이수체계도 1학년(트랙) 2학년(트랙) 3학년(트랙) 4학년 1학기 2학기 1학기 2학기 1학기
AUTODESK AUTOCAD ELECTRICAL 전기제어 2D 설계 소프트웨어 표준기반 설계 생산성 도구 구조도 설계
2015년 2학기 PULSE 4 전자물리실험 13-카운터, 디코더, FND 회로 - DSU 메카트로닉스 융합공학부 -
Thevenin & Norton 등가회로 1등 : 임승훈 - Report 05 - 완소 3조 2등 : 박서연
7세그먼트 표시기.
실험 10 OP Amp 연산회로.
회로해석 및 논리회로실험 (정승기 교수님, 김신아 조교님)
RAM RAM 읽기 동작(read) RAM 쓰기 동작(write) 1. 주소선을 통해 주소값 입력.
Common Emitter Amp. 참고 문헌 : 전자회로 5판, Sedra/Smith - 5장의 내용을 중심으로 구성.
AT MEGA 128 기초와 응용 I 기본적인 구조.
논리회로 설계 및 실험 4주차.
디지털논리 회로 1차설계 예비보고서 2006 송만성 2007이상진 2007배정준 2007김효진.
PMC-6208 Easy Manual 작성일자 : 2015년 02월 17일 INTER-M C/S팀 김성배
실험 13. MOSFET 소스 공통 증폭기 1 조 방 기 영.
논리 회로 실험 2주차 담당 교수 : 전희성 담당 조교 : 강명수.
컴퓨터는 어떻게 덧셈, 뺄셈을 할까? 2011년 10월 5일 정동욱.
버스와 메모리 전송 버스 시스템 레지스터와 레지스터들 사이의 정보 전송을 위한 경로
논리 회로 설계 기초 (1) Lecture #2 임베디드 하드웨어.
논리회로 설계 및 실험 8주차.
디 코 더 n비트의 2진 코드를 입력으로 받아들여 최대 2n개의 서로 다른 정보로 바꿔 주는 조합 회로
2015년 2학기 PULSE 4 전자물리실험 05 - 수위 감지 경보 회로 - DSU 메카트로닉스 융합공학부 -
Presentation transcript:

디지털회로설계_강의안3 4. X-OR, X-NOR 게이트 5. 오픈컬렉터와 3상태 버퍼/인버터

실험 4. X-OR, X-NOR 게이트 실험 목적 1. 조합 논리 회로구성 방법 이해

X-OR 게이트 논리 특성 입 력 출력 A B Y 1 Y = A B + A B = A  B

X-NOR 게이트 논리 특성 입 력 출력 A B Y 1 Y = A B + A B = A  B = A  B

X-OR 게이트 IC 7486

X-NOR 게이트 및 핀 배치도 74135 74266 C=0 이면 X-OR 로 동작 C=1 이면 X-NOR 로 동작 *는 O.C 형

기초 실험 (1) X-OR 게이트 실험 Y = A B + A B = A  B 실험 후 진리표 작성

(2) X-NOR 게이트 실험 Y = A B + A B = A  B = A  B 실험 후 진리표 작성

응용실험 (2) 논리식, 회로 구성, 실험, 특성 설명 : p 81 실험 방법 1) 7486 IC를 사용한다. 2) 입력 C에 따라 X-OR / X-NOR 로 동작한다. 실험 후 진리표 작성

실험 결과 보고서 – 실험 4 1. 응용 실험 결과 (사진 포함) 2. 실험결과 및 고찰 * 방법: 개인 자필로 작성한다.

실험 5. 오픈 컬렉터(open collector) 실험 목적 1. 오픈 컬렉터의 의미 확인 2. 3-상태 버퍼/인버터 특성 확인 3. 논리 게이트의 지연시간 특성 확인

오픈 컬렉터(open collector) (1) 오픈 컬렉터 출력형

오픈 컬렉터(open collector) (2) 토템 폴 출력형 (3) 3-state 출력형

오픈 컬렉터(open collector) (1) 오픈 컬렉터형 게이트로 정상 동작하려면 컬렉터와 전원 사이에 풀업 저항이 연결되어야 한다.

(2) 풀업 저항의 최대치 및 최소치 P. 88 참조

3-상태 버퍼/인버터 (1) 게이트의 값이 1이 될 때 동작 입력 출력 G A X Y Hi-Z 1

(2) 게이트의 값이 0이 될 때 동작 입력 출력 G A X Y 1 Hi-Z

실 험 입력 출력(볼트) A B X(저항 없을 때) X (저항 있을 때) 1 (1) 다음 회로를 실험 하라 – p.91 실 험 (1) 다음 회로를 실험 하라 – p.91 입력 출력(볼트) A B X(저항 없을 때) X (저항 있을 때) 1 저항이 없을 때 저항이 있을 때 오실로스코프로 확인

(2) p.95의 (2)을 실험하라

실험 결과 보고서 – 실험 5 1. 응용 실험 결과 (사진 포함) 2. 실험결과 및 고찰 * 방법: 개인 자필로 작성한다.