논리회로 설계 및 실험 4주차.

Slides:



Advertisements
Similar presentations
13 강 논리회로 2 과목 전자계산기 구조 강사 이 민 욱. 13 강 논리회로  논리회로 1. 부울 대수 (Boolean Algebra) 에서 사용하는 기본 연산자 ① 논리부정 : NOT ( ` ) 논리부정은 F = NOT A 의 표현을 F =A` 로 표현 ② 논리곱.
Advertisements

레지스터 (Register) IT CookBook, 디지털 논리회로 11. 2/31 학습목표  네 가지 기본형 레지스터의 동작을 이해한다.  양방향 시프트 레지스터의 동작을 이해한다.  레지스터의 주요 응용분야를 이해한다.  MSI 시프트 레지스터 IC 의 외부접속.
레지스터 (Register) IT CookBook, 디지털 논리회로 학습목표 및 목차 네 가지 기본형 레지스터의 동작을 이해한다. 양방향 시프트 레지스터의 동작을 이해한다. 레지스터의 주요 응용분야를 이해한다. MSI 시프트 레지스터 IC 의 외부접속.
예비보고서1 : 8개의 푸시버튼 스위치가 있다. 이 스위치에 각각 0~7개까지의 번호를 부여하였다고 하자
                                  9장 컴퓨터 기반 데이터 수집의 기초.
9 동기순서논리회로 IT CookBook, 디지털 논리회로.
VHDL 프로그램은 비동기 Reset을 갖는 D 플립플롭을 구현한 것이다
AVR 실습.
                                  8장 A/D 변환기 A/D Converter? A/D Converter 원리 Bit 수와 최대범위 및 해상도와의 관계.
                                  7장 D/A 변환기 D/A Converter? D/A Converter 원리 Bit 수와 최대범위 및 해상도와의 관계.
카르노 맵을 이용한 간략화 2) 입력변수가 n이면 2n 개의 빈칸 작성 3) 민텀은 “1”, 맥스텀은 “0”을 해당칸에 기입
5장. 순차 논리 회로 Lecture #5.
래치(latch) S R Q Q 1 기본적인 플립플롭(basic flip flop)으로 1비트의 정보를 저장할 수 있는 소자
제4장 조합논리회로 내용 4.1 조합논리회로 설계 과정 4.2 산술회로 : 가산기(adder)/ 감산기(subtractor)
제7강 학습 내용 주소지정 방식의 예 값 즉시 지정 방식과 실행 예 레지스터 직접지정 방식 메모리 직접지정 방식과 실행 예
디지털논리실습 기본 논리 게이트 부울대수 조합회로.
오브젝트 플립플롭 IT CookBook, VHDL을 이용한 디지털 회로 입문.
논리 회로 설계 기초 (2) Lecture #2.
VHDL Design : Barrel Shifter
오브젝트 조합 회로 IT CookBook, VHDL을 이용한 디지털 회로 입문.
쉬프트 레지스터 용어 Shift Register: N-bit 데이터를 직렬 혹은 병렬로 N-bit 레지스터에 이동 저장하는 동기식 순차회로. Left Shift: 쉬프트 레지스터에서의 데이터의 이동이 오른쪽에서 왼쪽으로 (MSB방향으로) 이동하는 동작으로 한 클록 펄스마다.
RS 및 D 플립플롭 RS Flip Flop 래치는 어떤 입력 레벨에 의해서 제어되는 데 플립플롭은 클록 입력이라고
JK 및 T 플립플롭 JK Flip-Flop JK 플립플롭은 디지털 시스템에서 가장 많이 사용되고 있는 플립플롭으로
제10강 중앙처리장치 1.
상태 머신 설계 (State Machine Design)
DK-128 ADC 실습 아이티즌 기술연구소
DK-128 실습 EEPROM 제어 아이티즌 기술연구소
타이머카운터 사용법 휴먼네트웍스 기술연구소
ATmega128 FND 실습 휴먼네트웍스 기술연구소
DK-128 FND 실습 아이티즌 기술연구소 김태성 연구원
Stop Watch <결과 보고서>
디지털논리실습.
2장 논리 회로와 활용 2장 논리회로와 활용.
VHDL Mealy and Moore model
디지털회로설계 (15주차) 17. 시프트 레지스터와 카운터 18. 멀티바이브레이터 * RAM & ROM.
8장 대형 순차회로 문제의 해법 시프트 레지스터 카운터 ASM 도를 이용한 설계 One Hot encoding 복잡한 예제.
플립 플롭 회로.
6장 순차회로 시스템 상태표와 상태도 래치와 플립플롭 순차 시스템의 해석.
플립플롭, 카운터, 레지스터 순서회로 플립플롭 카운터 레지스터.
디지털 시스템 2010년 1학기 담당교수: 최선영 연구실: 산학연구관 6층 602 ( )
디지털회로설계_강의안1 1. NOT, OR, AND 게이트.
DK-128 FND 실습 아이티즌 기술연구소
논리회로 및 실험 조합논리회로 (1) - Adder
오브젝트 순서회로 IT CookBook, VHDL을 이용한 디지털 회로 입문.
동기식 카운터 설계.
9. 카운터 9-1 비동기 카운터 9-2 동기 카운터 9-3 업/다운 동기 카운터 9-4 동기카운터 설계
논리회로 설계 및 실험 5주차.
6 레지스터와 카운터.
DK-128 실습 내부 EEPROM 제어 아이티즌 기술연구소 김태성 연구원
DK-128 실습 타이머카운터 사용법 아이티즌 기술연구소
6. 레지스터와 카운터.
제4강 처리장치 1.
Chapter 03 순서 논리회로.
논리회로 설계 및 실험 6주차.
UNIT 25 SPI 로봇 SW 교육원 조용수.
계산기.
과제 1 4bit x 4 SRAM이 있다 아래 (1), (2) 두 입력에 대한 출력값 [3:0] Dout을 나타내시오 (1)
RAM RAM 읽기 동작(read) RAM 쓰기 동작(write) 1. 주소선을 통해 주소값 입력.
DK-128 직렬통신 실습 아이티즌 기술연구소
AT MEGA 128 기초와 응용 I 기본적인 구조.
컴퓨터구조 (chap2 그림모음).
UNIT 25 SPI 로봇 SW 교육원 조용수.
생체 신호의 실시간 디지털 처리 7조 홍윤호( )-1등
8장. 연산 장치 Lecture #8.
디지털회로설계_강의안3 4. X-OR, X-NOR 게이트 5. 오픈컬렉터와 3상태 버퍼/인버터.
AdcRead API 함수 분석 마이크로프로세서.
컴퓨터는 어떻게 덧셈, 뺄셈을 할까? 2011년 10월 5일 정동욱.
버스와 메모리 전송 버스 시스템 레지스터와 레지스터들 사이의 정보 전송을 위한 경로
논리회로 설계 및 실험 8주차.
디 코 더 n비트의 2진 코드를 입력으로 받아들여 최대 2n개의 서로 다른 정보로 바꿔 주는 조합 회로
Presentation transcript:

논리회로 설계 및 실험 4주차

4주차 목표 목표 조합회로와 순차회로의 차이에 대한 이해 Flip-flop의 동작과 상태에 대한 이해 Register의 이해와 구현

조합회로와 순차회로 조합회로 조합회로의 응용 예 입력이 출력을 결정하는 회로 전구 조합회로의 응용 예 버튼 A 버튼 A를 누르고 있는 동안 전구에 불이 들어오는 회로

조합회로와 순차회로 순차회로 순차회로의 응용 예 이전의 상태를 기억하여, 현재 입력과 이전 상태의 조합으로 출력(현재상태)이 결정되는 회로 즉, 이전 상태의 출력값이 현재 상태의 입력으로 들어오는 회로 전구 순차회로의 응용 예 버튼 A 전구가 꺼진 상태에서 버튼 A를 누르면 전구가 켜짐 전구가 켜진 상태에서 버튼 A를 누르면 전구가 꺼짐 이전 상태 현재 입력 출력(현재상태)

클럭의 상승엣지가 발생한 순간의 입력 D값을 캡쳐하여 Flip-Flop Flip-Flop 1bit의 정보를 저장할 수 있는 회로 순차회로의 기본 요소 D Flip-Flop의 동작 예 (with Positive edge) 입력 D 클럭 C 좌측 예시에서 보인 D Flip-Flop은 클럭의 상승엣지가 발생한 순간의 입력 D값을 캡쳐하여 다음 클럭의 상승엣지가 발생할 때 까지 저장함 출력 Q

Flip-Flop 클럭 동기식 Flip-Flop 둘 이상의 F/F이 하나의 입력 클럭으로 동시에 제어됨

PNULib의 제어신호가 있는 클럭동기식 D F/F 심벌 Flip-Flop 제어신호를 이용한 값의 저장 Mux의 입력신호 Ce를 이용하여 D F/F의 값을 저장(유지)하거나 초기화 Ce가 0이면 F/F은 현재 상태 유지 Ce가 1이면 F/F은 D의 값으로 초기화 이전 상태의 값이 현재 상태의 입력으로 들어감 PNULib의 제어신호가 있는 클럭동기식 D F/F 심벌 제어신호가 있는 클럭동기식 D F/F

Register Register N개의 F/F으로 이루어진 저장장치 디지털 시스템에서 기본적인 구성요소 Register에 저장된 데이터의 이동(Register Transfer)으로 시스템을 기술 D3 Q3 D2 F/F Q2 D1 Q1 D0 F/F Q0 F/F F/F Clock Reset 4개의 F/F를 갖는 4bit Register의 심벌

1 Register Shift Register 저장되어 있는 bit 데이터를 특정 방향으로 이동시키는 Register IN OUT 1

1 Register Shift Register 저장되어 있는 bit 데이터를 특정 방향으로 이동시키는 Register IN OUT 1

1 1 Register Shift Register 저장되어 있는 bit 데이터를 특정 방향으로 이동시키는 Register IN OUT 1 1

플립플롭 동작 확인 및 4비트 레지스터와 시프트 레지스터 구현 실습 플립플롭 동작 확인 및 4비트 레지스터와 시프트 레지스터 구현